外部メモリー・インターフェイス Agilex™ 7 FシリーズおよびIシリーズFPGA IPユーザーガイド

ID 683216
日付 3/29/2024
Public
ドキュメント目次

5.3.1. 手順の概要

次の図は、シミュレーション・デザイン例で Mentor Graphics* AXI4 Master BFM (Intel FPGA Edition) を使用して機能シミュレーションを実行する場合の全体的な手順と必要な変更を示しています。
図 110.  Mentor Graphics* AXI4 Master BFM (Intel FPGA Edition) を使用してデザイン例をシミュレーションする手順

他のDQ幅でデザインを作成する場合は、EMIF IPのDQ幅を8、16、32、または64のいずれかにする必要があります。この要件が満たされない場合、AXI4 Master BFMをEMIF IPに接続する際に、プラットフォーム・デザイナーは次のようなエラーを発行します。

ed_sim.emif_fm_0.ctrl_amm_0		Date width must be of power of two and between 8 and 4096.