外部メモリー・インターフェイス Agilex™ 7 FシリーズおよびIシリーズFPGA IPユーザーガイド

ID 683216
日付 3/29/2024
Public
ドキュメント目次

6.4.1.2. DIMMのオプション

バッファーなしDIMM (UDIMM) では、チップセレクト (CS#)、オンダイ終端 (ODT)、クロックイネーブル (CKE)、およびクロックペア (CK/CKn) の1セットがDIMMの各物理ランクに必要です。 多くのレジスター付きDIMMでは、1ペアのクロックのみを使用します。ただし、これは普遍的な規則ではないため、メモリーベンダーのデータシートを確認する必要があります。DDR4のレジスター付きDIMMには、少なくとも1つのチップセレクト信号が必要です。
表 103.  DDR4におけるUDIMM、RDIMM、LRDIMMのピンオプション
ピン UDIMMのピン (シングルランク) UDIMMのピン (デュアルランク) RDIMMのピン (シングルランク) RDIMMのピン (デュアルランク) LRDIMMのピン (デュアルランク) LRDIMMのピン (クアッドランク)
データ

72ビットDQ[71:0]=

{CB[7:0],

DQ[63:0]}

72ビットDQ[71:0]=

{CB[7:0],

DQ[63:0]}

72ビットDQ[71:0]=

{CB[7:0],

DQ[63:0]}

72ビットDQ[71:0]=

{CB[7:0],

DQ[63:0]}

72ビットDQ[71:0]=

{CB[7:0],

DQ[63:0]}

72ビットDQ[71:0]=

{CB[7:0],

DQ[63:0]}

データマスク DM#/DBI#[8:0] (1) DM#/DBI#[8:0] (1) DM#/DBI#[8:0] (1) DM#/DBI#[8:0] (1)
データストローブ x8: DQS[8:0] およびDQS#[8:0] x8: DQS[8:0] およびDQS#[8:0] x8: DQS[8:0] およびDQS#[8:0] x4: DQS[17:0] およびDQS#[17:0] x8: DQS[8:0] およびDQS#[8:0] x4: DQS[17:0] およびDQS#[17:0] x4: DQS[17:0] およびDQS#[17:0] x4: DQS[17:0] およびDQS#[17:0]
アドレス

BA[1:0]BG[1:0]A[16:0] -

4GB: A[14:0]

8GB: A[15:0]

16GB: A[16:0] (2)

BA[1:0]BG[1:0]A[16:0] -

8GB: A[14:0]

16GB: A[15:0]

32GB: A[16:0] (2)

BA[1:0]BG[1:0] x8: A[16:0] -

4GB: A[14:0]

8GB: A[15:0]

16GB: A[16:0] (2)

32GB: A[17:0] (3)

BA[1:0]BG[1:0]x8: A[16:0] x4: A[17:0] -

8GB: A[14:0]

16GB: A[15:0]

32GB: A[16:0] (2)

64GB: A[17:0] (3)

BA[1:0]BG[1:0]A[17:0] -

16GB: A[15:0]

32GB: A[16:0] (2)

64GB: A[17:0] (3)

BA[1:0]BG[1:0]A[17:0] -

32GB: A[15:0]

64GB: A[16:0] (2)

128GB: A[17:0] (3)

クロック CK0/CK0# CK0/CK0#、CK1/CK1# CK0/CK0# CK0/CK0#、CK1/CK1# CK0/CK0#、CK1/CK1# CK0/CK0#、CK1/CK1#
コマンド ODT、CS#、CKE、ACT#、RAS#/A16、CAS#/A15、WE#/A14 ODT[1:0]、CS#[1:0]、CKE[1:0]、ACT#、RAS#/A16、CAS#/A15、WE#/A14 ODT、CS#、CKE、ACT#、RAS#/A16、CAS#/A15、WE#/A14 ODT[1:0]、CS#[1:0]、CKE、ACT#、RAS#/A16、CAS#/A15、WE#/A14 ODT、CS#[1:0]、CKE、ACT#、RAS#/A16、CAS#/A15、WE#/A14 ODT、CS#[3:0]、CKE、ACT#、RAS#/A16、CAS#/A15、WE#/A14
パリティー PAR、ALERT# PAR、ALERT# PAR、ALERT# PAR、ALERT# PAR、ALERT# PAR、ALERT#
その他のピン SA[2:0]、SDA、SCL、EVENT#、RESET# SA[2:0]、SDA、SCL、EVENT#、RESET# SA[2:0]、SDA、SCL、EVENT#、RESET# SA[2:0]、SDA、SCL、EVENT#、RESET# SA[2:0]、SDA、SCL、EVENT#、RESET# SA[2:0]、SDA、SCL、EVENT#、RESET#

注意

  1. DM/DBIピンは、x8以上のコンポーネントを使用して構築されているDIMMでのみ使用できます。
  2. この密度には、4Gb x4または2Gb x8のDRAMコンポーネントが必要です。
  3. この密度には、8Gb x4のDRAMコンポーネントが必要です。
  4. この表は、単一スロットのコンフィグレーションを想定しています。 Intel Agilex® 7のメモリー・コントローラーは、チャネルごとに最大4つのランクをサポートすることができます。単一スロットのインターフェイスには最大4つのランク、デュアルスロットのインターフェイスにはスロットごとに最大2つのランクを備えることができます。いずれの場合でも、スロット数にスロットあたりのランク数を掛けて計算されるランクの総数は、4以下でなければなりません。