外部メモリー・インターフェイス Agilex™ 7 FシリーズおよびIシリーズFPGA IPユーザーガイド

ID 683216
日付 3/29/2024
Public
ドキュメント目次

4.2.3. AFIの書き込みデータ信号

AFI 4.0の書き込みデータ信号は、書き込み動作時にメモリーデバイスに渡されるデータ、データマスク、およびストローブ信号を制御します。
表 58.  書き込みデータ信号

信号名

方向

詳細

afi_dqs_burst

入力

AFI_RATE_RATIO

メモリーデバイスのストローブ (DQS) ピンのイネーブルを制御します。この信号がアサートされると、mem_dqsおよびmem_dqsnが駆動します。

この信号はafi_wdata_validの前にアサートし、書き込みプリアンブルを実装する必要があります。また、正しい期間駆動し、正しいタイミングのmem_dqs信号を生成する必要があります。

afi_wdata_valid

入力

AFI_RATE_RATIO

書き込みデータの有効信号です。この信号は、データおよびデータマスク・ピンの出力イネーブルを制御します。

afi_wdata

入力

AFI_DQ_WIDTH

ダブルデータ・レートでメモリーデバイスに送信される書き込みデータ信号です。この信号は、PHYのmem_dq出力を制御します。

afi_dm

入力

AFI_DM_WIDTH

データマスクです。

DDR4に向けたPHYのmem_dbi信号を直接制御します。

mem_dmおよびmem_dbiの機能は、メモリーデバイスの同じポートを共有します。