外部メモリー・インターフェイス Agilex™ 7 FシリーズおよびIシリーズFPGA IPユーザーガイド

ID 683216
日付 3/29/2024
Public
ドキュメント目次

4.2.2. AFIのアドレスおよびコマンド信号

AFI 4.0のアドレスおよびコマンド信号は、読み出し/書き込み/コンフィグレーション・コマンドをエンコードして、メモリーデバイスに送信します。 アドレスおよびコマンド信号は、シングルデータ・レートの信号です。
表 57.  アドレスおよびコマンド信号

信号名

方向

詳細

afi_addr

入力

AFI_ADDR_WIDTH

アドレス

afi_bg

入力

AFI_BANKGROUP_WIDTH

バンクグループ (DDR4のみ)

afi_ba

入力

AFI_BANKADDR_WIDTH

バンクアドレス

afi_cke

入力

AFI_CLK_EN_WIDTH

クロックイネーブル

afi_cs_n

入力

AFI_CS_WIDTH

チップセレクト信号。チップセレクトの数はランクの数と一致しない場合があります。例えば、RDIMMとLRDIMMでは、シングルランクおよびデュアルランクのコンフィグレーションに少なくとも2つのチップセレクト信号が必要です。チップセレクトの信号幅に関する情報については、お使いのメモリーデバイスのデータシートを参照してください。

afi_act_n

入力

AFI_CONTROL_WIDTH

ACT# (DDR4)

afi_rst_n

入力

AFI_CONTROL_WIDTH

RESET# (DDR4メモリーデバイス)

afi_odt

入力

AFI_CLK_EN_WIDTH

メモリーデバイスのオンダイ終端信号。このメモリーデバイス信号をFPGAの内部オンチップ終端信号と混同しないでください。

afi_par

入力

AFI_CS_WIDTH

アドレスおよびコマンドパリティー入力 (DDR4)

afi_mem_clk_disable

入力

AFI_CLK_PAIR_COUNT

この信号がアサートされると、mem_clkとmem_clk_nが無効になります。この信号は、低電力モードで使用されます。