外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 6/20/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.5.6.4. DDR4ディスクリート・コンフィグレーションにおけるスキュー・マッチング・ガイドライン

この項では、シングルランクx 8およびシングルランクx 16トポロジーのスキュー・マッチング・ガイドラインについて説明します。

DDR4ディスクリート・コンフィグレーションでスキュー・マッチングを行う際は、次の規則に従います。

  • スキュー・マッチングは、実際のトレース長ではなく時間 (ピコ秒) で実行し、信号が異なる層に配線されている際のビア遅延をより適切に考慮します。
  • スキュー・マッチングを行う際は、パッケージのピンごとのスキューとPCB遅延の両方を含めます。
  • アラート信号のスキュー (長さ) マッチングは必要ありません。

次の表は、DDR4下流メモリーのトポロジーに関するスキュー・マッチング・ガイドラインを示しています。

表 116.  DDR4ディスクリート・トポロジーにおけるスキュー・マッチング・ガイドライン
DDR4下流デバイスにおける長さ一致規則 時間での長さの一致 (ps)
DQSとCLKにおけるスキュー・マッチング -85ps < CLK - DQS < 935ps
バイト内のDQとDQSにおけるスキュー・マッチング -3.5ps < DQ - DQS < 3.5ps
DQSとDQS#におけるスキュー・マッチング < 1ps
CLKとCLK#におけるスキュー・マッチング < 1ps
CMD/ADDR/CTRLとClockにおけるスキュー・マッチング -20ps < CLK - CMD/ADDR/CTRL < 20ps
各チャネル内のCMD/ADDR/CTRLにおけるスキュー・マッチング < 20ps
マイグレーションを行わないFPGAデバイスのスキュー・マッチングにパッケージ長を含める 必要
パッケージのネット長がすべて利用可能な場合に、マイグレーションを行うFPGAデバイスのスキュー・マッチングにパッケージ長を含める 最終的に移行されたパッケージのネット長を使用することが推奨される
すべてのパッケージのネット長が利用できない場合に、マイグレーションを行うFPGAデバイスのスキュー・マッチングにパッケージ長を含める 非推奨