外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 6/20/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

11.5.3. シグナル・インテグリティーとセットアップおよびホールドマージンの測定

PCB上の信号を測定します。信号を測定する際はいずれも、周波数だけでなく信号のエッジレートも考慮します。最新のFPGAデバイスのエッジレートは非常に高速であるため、適切なオシロスコープ、プローブ、および接地スキームを使用して信号を測定する必要があります。

測定では、主要な信号クラスのセットアップおよびホールド時間をそれらのクロックまたはストローブに対してキャプチャーします。測定されたセットアップおよびホールドマージンが、少なくとも インテル® Quartus® Prime開発ソフトウェアで報告されているものよりも優れていることを確認します。マージンが悪化している場合は、プロジェクトにタイミングの不一致があることを示しています。ただし、これが問題の原因ではない場合があります。