外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 6/20/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

5.2.3. Verilog HDLでの機能的なシミュレーション

Synopsys* およびSiemens EDAのシミュレーターに向けたシミュレーション・スクリプトが提供されています。それらを使用してデザイン例を実行します。

シミュレーション・スクリプトは、次のメインフォルダー位置にあります。

シミュレーション・フォルダーでは、シミュレーション・スクリプトは次の位置にあります。

  • sim\ed_sim\mentor\msim_setup.tcl
  • sim\ed_sim\synopsys\vcs\vcs_setup.sh
  • sim\ed_sim\synopsys\vcsmx\vcsmx_setup.sh

Verilog HDLまたはVHDLデザインでのコマンドラインを使用するシミュレーションに関しては、サードパーティー・シミュレーション・ユーザーガイド: インテル® Quartus® Primeプロ・エディション で、ModelSim - Intel FPGA Edition、ModelSim、およびQuestaSimの章を参照してください。