このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: xhk1547059839884
Ixiasoft
インテルのみ表示可能 — GUID: xhk1547059839884
Ixiasoft
2. インテル® Agilex™ FPGA EMIF IP – 概要
EMIF IPコアの機能は、 インテル® Quartus® Prime開発ソフトウェアを使用して容易に実装することができます。また、 インテル® Quartus® Prime開発ソフトウェアは、FPGAにおけるIPの実装の検証に役立つ外部メモリー・ツールキットを提供します。
外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IP (以降、 インテル® Agilex™ EMIF IPと呼びます) は、次のコンポーネントを提供します。
- データパスを構築し、FPGAとメモリーデバイス間のタイミング変換を管理する物理層インターフェイス (PHY)
- すべてのメモリーコマンドとプロトコルレベルの要件を実装するメモリー・コントローラー
外部メモリー・インターフェイスIPでサポートされる最大速度の詳細については、外部メモリー・インターフェイス・スペック・エスティメーター (https://www.intel.co.jp/content/www/jp/ja/programmable/support/support-resources/support-centers/external-memory-interfaces-support/emif.html) を参照してください。