外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 6/20/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.2.1. AFIのクロック信号とリセット信号

AFIインターフェイスは、クロック信号 (最大2つ) と非同期リセット信号を提供します。
表 56.  クロック信号とリセット信号

信号名

方向

詳細

afi_clk

出力

1

AFIバスで受け渡されるすべてのデータが同期するクロックです。一般にこのクロックは、このクロックの周波数とメモリー・デバイス・クロックの周波数との比率に応じて、フルレート、ハーフレート、またはクォーターレートと呼ばれます。

afi_half_clk

出力

1

afi_clkの半分の速度で動作するクロック信号です。コントローラーは、ハーフレート・ブリッジ機能が使用されている場合にこの信号を使用します。この信号はオプションです。

afi_reset_n

出力

1

非同期リセット出力信号です。この信号を使用するクロックドメインに同期させる必要があります。