外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 6/20/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.3.4. AFIキャリブレーション・ステータスのタイミング図

コントローラーは、電源投入時のキャリブレーション、および再キャリブレーション時にPHYと通信します。

電源投入時に、PHYはafi_cal_successおよびafi_cal_failをキャリブレーションが終了するまで0に維持します。afi_cal_successがアサートされると、PHYが使用できる状態であり、afi_wlatおよびafi_rlat信号が有効な値であることをコントローラーに示しています。

再キャリブレーション時に、コントローラーはafi_cal_reqをアサートします。これにより電源投入時と同じシーケンスがトリガーされ、PHYの再キャリブレーションが強制されます。

図 96. キャリブレーション