Intel® Stratix® 10のクロッキングおよびPLLユーザーガイド

ID 683195
日付 12/07/2017
Public
ドキュメント目次

2.2.4.1. リセット

I/O PLL用IPコアのリセット信号ポートはresetです。

リセット信号は各PLLへのリセットまたは再同期化入力です。これらの入力信号は、デバイスの入力ピンまたは内部ロジックによってドライブすることができます。

リセット信号がHigh に駆動されると、PLLカウンターがリセットし、PLL出力をクリアしてPLLのロックを解除します。また、VCOは通常設定に設定されます。リセット信号が再度Low で駆動されると、PLLは再びロックし、入力クロックソースに再同期します。

このリセット信号はPLLがロックを喪失する度にアサートし、PLLの入力と出力クロック間の適切な位相関係を保証する必要があります。ロック喪失状態後、 インテル® Quartus® PrimeのParameter Editorを使用してPLLを自動リセット(セルフ・リセット)に設定することができます。

次のいずれかの条件に該当する場合は、リセット信号を含める必要があります。。

  • デザインでPLLリコンフィグレーションまたはクロック・スイッチオーバーがイネーブルされている場合
  • ロック状態喪失後に、PLL入力クロックと出力クロック間の位相関係を維持する必要がある場合
注:

次のいずれかの条件が発生した場合、入力クロックが安定し、仕様内で、I/O PLLをリセットしても、セルフ・リセット機能がイネーブルされていてもリセットしてください。

  • FPGAがユーザー・モードに移行すると、I/O PLLへの入力クロックはトグルしないか不安定になる場合
  • I/O PLLは、I/O PLLのリコンフィグレーション後に基準クロックにロックすることができない場合