インテルのみ表示可能 — GUID: soi1491984906096
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: soi1491984906096
Ixiasoft
2.2.7. プログラマブル位相シフト
プログラマブル位相シフト機能は、fPLLとI/O PLLが固定位相オフセットで出力クロックを生成することを可能にします。
PLLのVCO周波数は、位相シフトの精度を決定します。位相シフトの最小の増分はVCO周期の1/8(I/O PLL)または1/4(フラクショナルPLL)です。たとえば、I/O PLLが1000 MHzのVCO周波数で動作する場合、125 psの位相シフト・ステップが可能です。
インテル® Quartus® Primeソフトウェアは、IP コアに入力されるユーザー指定の位相シフト値に合わせてVCO周波数を自動的に調整します。