インテルのみ表示可能 — GUID: mcn1444888963378
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: mcn1444888963378
Ixiasoft
2.2.11. PLLリコンフィグレーションおよびダイナミック位相シフト
fPLLとI/O PLLは、以下の機能でPLLリコンフィグレーションとダイナミック位相シフトをサポートします。
- PLLリコンフィグレーション―M、N、およびCカウンターをリコンフィグレーションします。フラクショナル設定をリコンフィグレーションすることができます(fPLL向け)。
- ダイナミック位相シフト—正または負の位相シフトを実行します。その都度、複数の位相ステップをシフトすることができます。なお、1位相ステップはVCO期間の1/8(I/O PLL)またはフルVCO期間(フラクショナルPLL)に等しくなります。