インテルのみ表示可能 — GUID: mcn1440655748127
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: mcn1440655748127
Ixiasoft
2.2.1. PLLの機能
機能 | フラクショナルPLL | I/O PLL |
---|---|---|
整数PLL | あり | あり |
フラクショナルPLL | あり | — |
C出力カウンター数 | 1 | 9 |
Mカウンター分周係数 | 整数モード : 8~127 フラクショナル・モード : 11~123 |
4~160 |
Nカウンター分周係数 | 1~32 | 1~110 |
Cカウンター分周係数 | 1~512 | 1~510 |
Lカウンター分周係数 | 1、 2、 4、および 8 | — |
専用外部クロック出力 | — | あり |
専用クロック入力ピン | あり | あり |
外部フィードバック入力ピン | — | あり |
スペクトラム拡散入力クロック・トラッキング2 | あり | あり |
ソース・シンクロナス補償 | — | あり |
直接補償 | あり | あり |
通常補償 | — | あり |
ゼロ遅延バッファ補償 | — | あり |
外部フィードバック補償 | — | あり |
LVDS補償 | — | あり |
電圧制御オシレーター(VCO)出力によるDPAクロックの駆動 | — | あり |
位相シフト分解能3 | 71.428 ps | 78.125 ps |
プログラマブル・デューティ・サイクル | 50%に固定されたデューティ・サイクル | 使用可 |
パワー・ダウン・タイマ | 使用可 | 使用可 |
2 供給される入力クロックのジッタは入力ジッタ許容仕様以内です。
3 最小の位相シフトは、VCO期間(fPLLの場合)またはVCO期間を8で割った値(I / O PLLの場合)によって決定されます。また、 インテル® Stratix 10® デバイスは、すべての出力周波数を最小45°(I/O PLL)または90°(fPLL)の増分でシフトすることができます。周波数および分周パラメーターによっては、より細かな微調整も可能です。