インテルのみ表示可能 — GUID: mcn1461662667317
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: mcn1461662667317
Ixiasoft
2.2.5.4. クロック補償モード
ノーマル補償モードの内部クロックは、入力クロック・ピンに位相アラインメントされます。外部クロック出力ピンは、このモードで接続された場合、クロック入力ピンに相対した位相遅延を生じます。 インテル® Quartus® Prime タイミング解析は、この2本のピンに生じる位相差をレポートします。ノーマル・モードでは、GCLKまたはRCLKネットワークによって生じる遅延が完全に補正されます。通常の補償モードでは、1つの出力クロックのみを補償することができます。
図 13. ノーマル補償モードのPLL クロック間における位相関係の例