インテルのみ表示可能 — GUID: mcn1462264025178
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: mcn1462264025178
Ixiasoft
6.1.3. Intel® FPGA IOPLL パラメーター : カスケードのタブ
パラメーター | 選択可能な値 | 変更内容 |
---|---|---|
Create a ‘cascade out’ signal to connect with a downstream PLL | 「オンにする」/「オフにする」 | これをオンにすると、このPLLがソースであり、宛先(ダウンストリーム)PLLに接続されていることを示すcascade_outポートが作成されます。 |
Specifies which outclk to be used as cascading source | 0-8 | カスケード・ソースを指定します。 |
Create an adjpllin or cclk signal to connect with an upstream PLL | 「オンにする」/「オフにする」 | これをオンにすると、このPLLが宛先であり、ソース(アップストリーム)PLLに接続されていることを示す入力ポートが作成されます。 |