1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
2.2.5.1. 直接補償モード
直接補償モードでは、PLLはいかなるクロック・ネットワークに対しても補償を行いません。このモードでは、PFDへのクロック・フィードバックが通過する回路が減るため、ジッタ性能が向上します。PLLの内部クロック出力と外部クロック出力はいずれも、PLL クロック入力を基準にして位相シフトされます。
図 10. ZDBモードのPLL クロック間における位相関係の例