Intel® Stratix® 10のクロッキングおよびPLLユーザーガイド

ID 683195
日付 12/07/2017
Public
ドキュメント目次

4.3.2.2. デザイン例2:クロック・ゲーティングのリコンフィグレーション Intel® FPGA IOPLL Reconfig IPコア

このデザイン例では、1SG280LU3F50E2VGS1デバイスを使用して、 Intel® FPGA IOPLL Reconfig IPコアを使用したI / O PLLクロック・ゲーティング・リコンフィギュレーションのインプリメンテーションを示しています。 この設計例は、 Intel® FPGA IOPLL IPコア、 Intel® FPGA IOPLL Reconfig IPコア、およびIn-System Sources and Probes IPコアで構成されています。

I/O PLLは、それぞれ200MHzの8つの出力クロックを合成します。入力基準クロックは50MHzです。

Intel® FPGA IOPLL Reconfig IPコアは、ステートマシンに接続してI/O PLLクロック出力ゲーティングを実行します。 reset_SM入力のハイ・パルスは、 In-System Sources and Probes IPコアがI/O PLLのリコンフィグレーション動作をトリガします。 I/O PLLリコンフィグレーション動作が完了した後、outclk0は非ゲートで、outclk1がゲートされます。

このデザイン例でテストを実行するには、次の手順を実行します。

  1. iopll-reconfig-clock-gating.qarファイルをダウンロードして復元します。
  2. デザイン例のデバイスとピンの割り当てをハードウェアに合わせて変更してください。
  3. デザイン例をリコンパイルします。リコンパイル後にデザイン例にタイミング違反がないことを確認してください。
  4. AN.stpファイルを開き、top.sofでデバイスをプログラムします。
  5. reset_SM信号にハイ・パルスをアサートして、I/O PLLクロック・ゲーティング・リコンフィグレーション動作を開始します。
図 24. クロック・ゲーティングリコンフィグレーションの波形例