インテルのみ表示可能 — GUID: mcn1440636397398
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: mcn1440636397398
Ixiasoft
2.1.3.1. 専用クロック入力ピン
専用クロック入力ピンのソースは以下のとおりです。
- fPLL—REFCLK_GXB[L,R][1,4][C,D,E,F,G,H,I,J,K,L,M,N]_CH[B,T][p,n](トランシーバー・カラムから)
- I/O PLL—CLK_[2,3][A..N]_[0,1][p,n](I/Oカラムから)
専用クロック入力ピンは、非同期クリア、プリセット、クロック・イネーブルのような高ファンアウト・コントロール信号や、GCLKまたはRCLKネットワークを介するプロトコル信号に使用することができます。
I/O PLLの専用クロック入力ピンは、差動クロックまたはシングル・エンド・クロックのいずれかになります。 fPLLの専用クロック入力ピンは差動クロックのみをサポートし、シングル・エンド・クロックはサポートしません。
グローバル・クロックまたはリージョナル・クロックにPLLをドライブするとPLL入力でより高いジッタが生じることがあり、この場合PLLはグローバル・クロックまたはリージョナル・クロックを完全に補正することができません。Intelは、PLLをドライブするにあたって最適なパフォーマンスを得るためには、専用クロック入力ピンを使用することを推奨します。