インテルのみ表示可能 — GUID: mcn1444885806306
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: mcn1444885806306
Ixiasoft
2.2.10. クロック・スイッチオーバー
クロック・スイッチオーバー機能により、PLLは2 つの基準入力クロックを切り換えることができます。この機能はクロック冗長性のために、あるいは前のクロックが停止した場合に冗長クロックがオンになるシステムであるデュアル・クロックドメイン・アプリケーションに使用します。クロックがそれ以上トグルしないとき、またはユーザーのコントロール信号clkswitchに応じて、デザインは自動的にクロック・スイッチオーバーを実行することができます。
I/O PLLは次のクロック・フィードバック・モードをサポートします。
- 自動スイッチオーバー—クロック・センス回路が現在の基準クロックをモニタします。現在の基準クロックがトグルを停止した場合、基準クロックは自動的にinclk0またはinclk1クロックに切り替わります。
- マニュアル・クロック・スイッチオーバー―クロック・スイッチオーバーはclkswitch信号を使用して制御します。clkswitch信号がロジックHighからロジックLow に変化し、切り替えられているinclkの3クロックサイクル以上High の状態が続く場合、PLLへの基準クロックはinclk0からinclk1へ、またその逆へ切り替わります。
- マニュアル・オーバライドの自動スイッチオーバー―このモードは自動スイッチオーバーとマニュアル・クロック・スイッチオーバーを組み合わせたものです。clkswitch信号がLow になると、自動クロック・スイッチオーバー機能をオーバーライドします。clkswitch信号がLow である限り、それ以上のスイッチオーバー動作はブロックされます。