インテルのみ表示可能 — GUID: mcn1444829548833
Ixiasoft
1. インテル® Stratix 10® のクロッキングおよびPLLの概要
2. インテル® Stratix 10® のクロッキングおよびPLLのアーキテクチャーと機能
3. インテル® Stratix 10® のクロッキングおよびPLLデザイン検討事項
4. インテル® Stratix 10® のクロッキングおよびPLL実装ガイド
5. Stratix® 10 クロック制御 IP コアのリファレンス
6. Intel® FPGA IOPLL IP コアの参考資料
7. Intel® FPGA IOPLL Reconfig IP コアのリファレンス
A. インテル® Stratix 10® のクロッキングおよびPLLユーザーガイド改訂履歴
インテルのみ表示可能 — GUID: mcn1444829548833
Ixiasoft
2.1.1. クロック・ネットワーク階層
各 インテル® Stratix 10® デバイスは、いくつかの均等なサイズのクロックセクターに分割されます。
図 1. インテル® Stratix 10® デバイスのクロック・セクター・フロアプラン この図は、 インテル® Stratix 10® デバイスでのクロック・セクターの例を示しています。この例では12ロウおよび9カラムのセクターのアレイとして実装されています。クロックセクターは、トランシーバーとI/Oバンクの深度に合わせて垂直に配置されています。 I/Oバンクはクロックセクター内に含まれます。トランシーバー・バンク・インターフェイスは、デバイスの左側または右側のクロック・セクターの横に常に配置されます。