このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: mwh1410471066771
Ixiasoft
3.6. ルーティングおよびタイミング遅延の表示
任意のノードを右クリックし、Locate > Locate in Chip Planner をクリックして、ユーザーI/OパッドとVCC 、GND、およびVREFパッド間のI/Oタイミング遅延とルーティングを視覚化および調整します。Chip Plannerは、ロジックの配置、領域、相対的なリソース使用量、詳細なルーティング情報、ファンインとファンアウト、レジスターパス、高速トランシーバーチャネルをグラフィカルに表示します。物理的なタイミングの見積もり、配線の混雑、およびクロック領域を表示できます。 Chip Plannerを使用して、リソース間の接続を変更し、ロジックセルとI/Oアトムの配置にコンパイル後の変更を加えます。Pin Plannerでアイテムを選択すると、対応するアイテムがChip Plannerで強調表示されます。