インテル® Quartus® Prime プロ・エディションのユーザーガイド: デザイン制約

ID 683143
日付 10/16/2019
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.2.3.1. 差動ピンでのI/O配置ルールのオーバーライド

I/O配置ルールは、ノイズの多い信号が隣接する信号を破損しないようにします。各デバイスファミリーには、定義済みのI/O配置ルールがあります。

I/O配置ルールは、たとえば、差動ピンに対するシングルエンドI/Oの配置、または電圧基準入力規格を使用する場合にVREFグループ内に配置できる出力ピンと双方向ピンの数を定義します。

IO_MAXIMUM_TOGGLE_RATE割り当てを使用して、通常のデザインアクティビティ中に切り替わらないシステムリセットピンなど、ピンのI/O配置ルールをオーバーライドします。この割り当てに0 MHzの値を設定すると、フィッターはデバイスの動作中にDC状態のピンを認識します。フィッターは、割り当てられたピンを配置ルール分析から除外します。0 MHzのIO_MAXIMUM_TOGGLE_RATEをアクティブなスイッチングピンに割り当てないでください。割り当てた場合、デザインが意図したとおりに機能しない可能性があります。