インテル® Quartus® Prime プロ・エディションのユーザーガイド: デザイン制約

ID 683143
日付 10/16/2019
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.5.1.2. ボード・トレース・モデルの定義

ボード・トレース・モデルは、ボードトレースと終端ネットワークを一連の容量性、抵抗性、および誘導性パラメータとして記述します。

Advanced I/O Timingは、このモデルを使用して、出力バッファーからボードトレースの遠端までの出力信号をシミュレートします。出力モードの出力ピンまたは双方向ピンのボードルーティングで、容量性負荷、終端コンポーネント、およびトレースインピーダンスを定義できます。各I/O規格または特定のピンに対して、全体的なボード・トレース・モデルを構成できます。デザイン内の各I/O規格の全体的なボード・トレース・モデルを定義します。 I/O規格を使用するすべてのピンにそのモデルを使用します。 Pin PlannerのBoard Trace Modelウィンドウを使用して、特定のピンのモデルをカスタマイズできます。

  1. Device and Pin Options をクリックします。
  2. Board Trace Modelをクリックして、各I/O規格のボード・トレース・モデル値を定義します。
  3. I/O Timingをクリックし、ボードトレースの近端および遠端でデフォルトのI/Oタイミングオプションを定義します。
  4. Assignments > Pin Plannerをクリックし、ボード・トレース・モデルの値を個々のピンに割り当てます。

ボード・トレース・モデルの指定


## setting the near end series resistance model of sel_p output pin to 25 ohms
set_instance_assignment -name BOARD_MODEL_NEAR_SERIES_R 25 -to se1_p
## Setting the far end capacitance model for sel_p output signal to 6 picofarads
set_instance_assignment -name BOARD_MODEL_FAR_C 6P -to se1_p