PCI Express*向け F タイル Avalon® ストリーミングのインテル® FPGA IPユーザーガイド

ID 683140
日付 12/17/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.5. リソース利用率りそーすりようりつ

次の表は、すべてのコンフィグレーションで推奨されるFPGAファブリックの速度グレードを示しています。 Avalon® -STIPコアがサポートします。

表 5.   インテル® Agilex™ に推奨されるすべてのAvalon-STの幅と周波数のFPGAファブリックスピードグレード推奨されるスピードグレードは、生産部品用です。

レーンレート

リンク幅

メモリー・インターフェイス・データ幅

アプリケーション・クロック周波数(MHz)

推奨されるFPGAファブリックスピードグレード

Gen4 x16 512ビット 500 MHz / 400 MHz / 350 MHz RCLK[-1..-2]
x8 256ビット 500 MHz / 400 MHz / 350 MHz RCLK[-1..-2]
x4 128ビット 500 MHz / 400 MHz / 350 MHz RCLK[-1..-2]
Gen3 x16 512ビット 250 MHz -2、-3
x8 256ビット 250 MHz -2、-3
x4 128ビット 250 MHz -2、-3
注: Speed Grade -3は、将来のリリースでサポートされる可能性があります。 

次の表は、選択したコンフィグレーションの一般的なリソース使用率情報を示しています。 

リソースの使用量は、 Avalon® -ST IPコア・トップ・レベル・エンティティー(intel_pcie_ftile_ast)FPGAファブリックに実装されたIPコアソフトロジックを含みます。

表 6.  IPのリソース使用率情報
IPコンフィグレーション デバイスファミリー ALM 数 M20Ks ロジック・レジスター
Gen4 x16, EP Intel Agilex 7461 11 14,845
Gen4 x16, RP Intel Agilex 7462 11 15,032
Gen4 x8x8, EP Intel Agilex 7605 11 15,331
Gen4 x8, EP Intel Agilex 5844 11 10,822
Gen4 x8, RP Intel Agilex 5857 11 10,898
Gen4 x4, EP Intel Agilex 5327 11 9,499
Gen4 x4x4, RP Intel Agilex 6717 11 12,668
Gen4 x4x4x4x4, RP Intel Agilex 9326 11 18,823
注: 上記の各IPコンフィグレーションには、デフォルトのIPパラメーターが使用されます。追加のIP機能が有効になると、リソース使用率が増加する可能性があります。上記のIPのリソース使用率は、タイルロジックを考慮に入れています。