インテルのみ表示可能 — GUID: mal1637023406611
Ixiasoft
1. 頭字語
2. はじめに
3. IPアーキテクチャーと機能の説明
4. 高度な機能
5. インターフェイス
6. パラメーター
7. テストベンチ
8. トラブルシューティング/デバッグ
9. Fタイル Avalon ストリーミング・インテル FPGA IP for PCI Expressユーザーガイドのアーカイブ
10. Fタイル Avalon ストリーミング インテル FPGA IP forPCI Expressユーザーガイドの改訂履歴
A. コンフィグレーション・スペース・レジスター
B. エンドポイントモードでのアドレス変換サービス(ATS)の実装
C. TLPバイパスモードでユーザー・アプリケーションに転送されるパケット
D. ルートポートの列挙
5.1. このボードについて
5.2. クロックとリセット
5.3. シリアル・データ・インターフェイス
5.4. Avalon-ST インターフェイス
5.5. 割り込みインターフェイス
5.6. ハードIPステータス・sインターフェイス
5.7. エラー・インターフェイス
5.8. 10ビットのタグ・サポート・インターフェイス
5.9. コンプリーション・タイムアウト・エラー
5.10. パワー・マネジメント・インターフェイス
5.11. ホット・プラグ・インターフェイス(RPのみ)
5.12. ペイロード出力インターフェイス
5.13. コンフィグレーションインターセプトインターフェイス(EPのみ)
5.14. ハードIPリコンフィグレーション・インターフェイス
5.15. PHYリコンフィグレーション・インターフェイス
5.16. ページ・リクエスト・サービス(PRS)インターフェイス(EPのみ)
5.17. FLRインターフェイス信号
5.18. PTMインターフェイス信号
5.19. VFエラー・フラグ・インターフェイス信号
5.20. VirtIO PCIコンフィグレーション・アクセス・インターフェイス信号
6.2.3.1. Device Capabilities
6.2.3.2. Link Capabilities
6.2.3.3. Legacy Interrupt Pin Register
6.2.3.4. MSI Capabilities
6.2.3.5. MSI-X Capabilities
6.2.3.6. Slot Capabilities
6.2.3.7. Latency Tolerance Reporting(LTR)
6.2.3.8. Process Address Space ID(PASID)
6.2.3.9. Device Serial Number Capability
6.2.3.10. Page Request Service (PRS)
6.2.3.11. Access Control Service (ACS) Capabilities
6.2.3.12. パワー・マネジメン
6.2.3.13. Vendor Specific Extended Capability (VSEC)
6.2.3.14. Precision Time Measurement (PTM)
6.2.3.15. Address Translation Services (ATS)
6.2.3.16. TLP Processing Hints (TPH)
6.2.3.17. VirtIOパラメーター
7.5.1. ebfm_barwrプロシージャー
7.5.2. ebfm_barwr_immプロシージャー
7.5.3. ebfm_barrd_waitプロシージャー
7.5.4. ebfm_barrd_nowtプロシージャー
7.5.5. ebfm_cfgwr_imm_waitプロシージャー
7.5.6. ebfm_cfgwr_imm_nowtプロシージャー
7.5.7. ebfm_cfgrd_waitプロシージャー
7.5.8. ebfm_cfgrd_nowtプロシージャー
7.5.9. BFMコンフィグレーション・プロシージャー
7.5.10. BFM共有メモリー・アクセス・プロシージャー
7.5.11. BFMログおよびメッセージ・プロシージャー
7.5.12. Verilog HDL Formattingファンクション
A.3.1. Intel定義のVSEC機能ヘッダー(オフセット00h)
A.3.2. インテル定義のベンダー固有のヘッダー(オフセット04h)
A.3.3. インテルマーカー(オフセット08h)
A.3.4. JTAGシリコンID(オフセット0x0C-0x18)
A.3.5. ユーザー設定可能なデバイスとボードID(オフセット0x1C-0x1D)
A.3.6. General Purpose Control and Status Register - 0xBB0
A.3.7. Uncorrectable Internal Error Status (修正不可能な内部エラーステータス) レジスター - 0xBB4
A.3.8. Uncorrectable Internal Error Mask (修正不可能な内部エラーマスク) レジスター - 0xBB8
A.3.9. Correctable Internal Error Status (修正可能な内部エラーマスク) レジスター - 0xBBC
A.3.10. Correctable Internal Error Mask (修正可能な内部エラーマスク) レジスター
インテルのみ表示可能 — GUID: mal1637023406611
Ixiasoft
8.2.4.2.1. Fタイル情報
これは、初期化時にFタイルのデバッグ・ツールキットによって読み取られた、IPが生成されたときのPCIeIPパラメーター・エディターでのFタイルPCIeIPパラメーター設定の要約を一覧表示します。デザインでポート分岐を有効にしている場合(たとえば、x8x8)、このタブには各コア(P0コア、P1コアなど)のFタイル情報が入力されます。
すべての情報は読み出し専用です。
Refreshボタンをクリックして設定を読み出します。
パラメーター | 値 | 説明 |
---|---|---|
Intel VendorID | 1172 | IPパラメーター・エディターで設定されたベンダーIDを示します。 |
Device ID | 0 | これは、ベンダーによって割り当てられたデバイスの一意の識別子です。 |
Protocol | PCIe | プロトコルを示します。 |
Port Type | ルートポート、エンドポイント 1 | ハードIPポートタイプを示します。 |
Intel IP Type | intel_pcie_avst_ftile | 使用するIPタイプを示します。 |
Advertised Speed | 8.0GT 16.0GT | IPパラメーターエディタで設定されたアドバタイズされた速度を示します。 |
Advertised Width | x16、x8、x4 | IPパラメーターエディタで設定されたアドバタイズされた幅を示します。 |
Negotiated Speed | 2.5GT、5.0GT、8.0GT、16.0GT | リンクトレーニング中のネゴシエートされた速度を示します。 |
Negotiated Width | x16、x8、x4、x2、x1 | リンクトレーニング中にネゴシエートされたリンク幅を示します。 |
Link Status | リンクアップ、リンクダウン | リンク(DL)がアップしているかどうかを示します。 |
LTSSM State | ハードIPステータス・sインターフェイス を参照してください。 | TX FIFOの現在のレベルを示します。 |
Lane Reversal | TRUE、FALSE | リンクでレーン反転が発生するかどうかを示します。 |
Retimer 1 | 検出されました、検出されません | ルートポートとエンドポイントの間でリタイマーが検出されたかどうかを示します。 |
Retimer 2 | 検出されました、検出されません | ルートポートとエンドポイントの間でリタイマーが検出されたかどうかを示します。 |
Tx TLP Sequence Number | 16 進数の値 | 送信TLPの次の送信シーケンス番号を示します。 |
Tx Ack Sequence Timeout | 16 進数の値 | ACK/NAK DLLPを受信して更新されるACKシーケンス番号を示します。 |
Replay Timer Timeout | 緑、赤 | 緑:タイムアウトなし 赤:タイムアウト |
Malformed TLP Status | 緑、赤 | 緑:不正な形式のTLPなし 赤:不正な形式のTLPが検出されました |
First Malformed TLP Error Pointer |
|
|
PHY Reset |
正規 リセット |
PMAとPCSがリセットモードになっていることを示します。 通常:PMAとPCSはリセットされていません。 リセット:PMAとPCSはリセットされています。 |
図 76. Fタイルのパラメーター設定の例

1 インテル® Quartus® Primeの現在のバージョンはデバッグ・ツールキットをエンドポイントモードでのみ、LinuxおよびWindowsオペレーティングシステムでのみ有効にすることをサポートします。