インテルのみ表示可能 — GUID: joc1463334567088
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
PCBスタックアップ選択のガイドライン
高速信号PCB配線に関する推奨事項
FPGAファンアウト領域のデザイン
CFP2/CFP4コネクター・ボード・レイアウトのデザイン・ガイドライン
QSFP+/zSFP/QSFP28コネクター・ボード・レイアウトのデザイン・ガイドライン
SMA 2.4 mmレイアウトのデザイン・ガイドライン
Tyco/Amphenol Interlakenコネクターのデザイン・ガイドライン
電気的仕様
AN 766: インテル® Stratix® 10デバイス 高速信号インターフェイス・レイアウトのデザイン・ガイドライン 文書改訂履歴
インテルのみ表示可能 — GUID: joc1463334567088
Ixiasoft
アンチパッド半径の掃引
図 39. 各種アンチパッド・サイズでの0201 ACキャパシターの差動リターン損失およびTDRインピーダンスのパフォーマンスこの図で示している長方形のGNDカットアウトは、キャパシター直下に固定されており、変更するのは信号ビアアンチパッド半径のみです。

このTDR応答に基づいて、より大きなビア・アンチパッドによって、構造全体のインピーダンスが最終的に増加します。この場合、22 milのアンチパッド半径を使用するのが最適なソリューションです。これによりミスマッチが最小になります。