1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
2.6. Synplifyソフトウェアで生成されるファイル
合成中、Synplifyソフトウェアはいくつかの中間ファイルおよび出力ファイルを生成します。
| ファイル拡張子 |
ファイルの説明 |
|---|---|
| .vqm |
.vqm ファイル形式のテクノロジー固有のネットリスト。 インテル® Quartus® Prime開発ソフトウェアでサポートされているすべてのインテル デバイスファミリーに対して.vqmファイルが作成されます。 |
| .scf |
タイミング・アナライザーのタイミング制約を含むSynopsys Constraint フォーマット・ファイル。 |
| .tcl |
制約と割り当てを含むフォワードアノテートされた制約ファイル。 インテル® Quartus® Prime開発ソフトウェアの.tclファイルはすべてのデバイスに対して作成されます。.tclファイルには、 インテル® Quartus® Primeプロジェクトおよびパス配置の制約を作成し設定するための適切なTclコマンドが含まれています。 |
| .srs |
テクノロジーに依存しないRTLネットリスト・ファイル。Synplifyソフトウェアでのみ読み出しが可能です。 |
| .srm |
テクノロジー・ビュー・ネットリスト・ファイル。 |
| .acf |
MAX+PLUS IIソフトウェアとの下位互換性のための割り当ておよびコンフィグレーション・ファイル。 MAX+PLUS IIソフトウェアでサポートされているデバイスの場合、MAX+PLUS IIの.acfファイルからMAX+PLUS IIの割り当てがインポートされます。 |
| .srr 3 |
合成レポートファイル。 |
関連情報
3 このレポートファイルには、多くの場合、配置配線前の情報に基づく性能見積もりが含まれています。配置配線後は インテル® Quartus® Prime開発ソフトウェアがレポートするfMAXをを使用します。これが唯一信頼できるタイミング情報源です。このレポートファイルには、合成後デバイスリソース利用率の統計が含まれていますが、この情報は配置配線後のリソース利用量を正確に予測しているとは限りません。Synplifyソフトウェアはブラックボックスファンクションや、 インテル® Quartus® Prime開発ソフトウェアが実行するレジスターパッキングで達成されるロジック使用量の低下は考慮していません。レジスターパッキングにより、1つのレジスターとルックアップ・テーブル(LUT)が1つのロジックセルに結合され、ロジックセルの利用率がSynplifyソフトウェアの見積もりよりも低くなります。配置配線後は、 インテル® Quartus® Prime開発ソフトウェアがレポートするデバイス利用率を使用してください。