インテルのみ表示可能 — GUID: mwh1409959978812
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409959978812
Ixiasoft
2.9.5.2. 最大ファンアウト
デザインに高ファンアウトのクリティカル・パス・ネットがある場合は、syn_maxfan属性を使用してネットのファンアウトを制御します。この属性を特定のネットに設定すると、ネットのドライバーが複製されて、全体的なファンアウトが低下します。 syn_maxfan属性は整数値を取り、それを入力またはレジスターに適用します。syn_maxfan属性は、制御信号の複製には使用できず、属性の許容最小値は4です。この属性を使用すると、ロジックリソース利用率が増加し、ルーティング・リソースに歪みが生じることがあり、コンパイル時間が長くなり、フィッティングが困難になります。
出力レジスターまたは出力イネーブル・レジスターを複製する必要がある場合は、syn_useioff属性を使用して、出力ピンごとにレジスターを作成できます。