インテルのみ表示可能 — GUID: mwh1409959961654
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409959961654
Ixiasoft
2.7. デザイン制約のサポート
SynplifyソフトウェアのSCOPEウィンドウを使用して、タイミング制約および属性を指定します。これらは、.sdcファイルを編集するか、HDLソースファイルにコンパイラー・ディレクティブを定義して行うことができます。Synplifyソフトウェアは、これらの制約の多くを インテル® Quartus® Prime開発ソフトウェアにフォワードアノテートします。
合成が完了したら、次の手順を実行します。
- 配置配線のために、.vqmネットリストを インテル® Quartus® Prime開発ソフトウェアにインポートします。
- Synplifyソフトウェアによって生成される.tclファイルを使用して、デバイスの選択を含むプロジェクトの制約をフォワードアノテートします。.tclファイルは、生成された.scfを呼び出して、タイミング・アナライザーのタイミング制約をフォワードアノテートします。