Intel Agilex® 7デバイスファミリーのピン接続ガイドライン: FシリーズおよびIシリーズ

ID 683112
日付 6/26/2023
Public
ドキュメント目次

1.7.13. HPSトレースピン

注: インテル® では、 インテル® Quartus® Primeデザインを作成し、デバイスのI/O割り当てを入力して、デザインをコンパイルすることをお勧めします。 インテル® Quartus® Prime開発ソフトウェアによるピン接続のチェックは、I/O割り当ておよび配置規則に従って行われます。この規則は、デバイスの集積度、パッケージ、I/O割り当て、電圧割り当て、および本文書またはデバイス・ハンドブックに完全には記載されていないその他の要因によって、デバイスごとに異なります。
表 34.  HPSトレースピン最大16個のトレース出力ピンを Intel Agilex® 7 HPSで選択できます。これらのピンは、同じクアドラントに配置する必要はありません。
HPSピンの機能 ピンの説明と接続ガイドライン ピンの種類 有効な割り当て
Trace_CLK Trace Clock 出力 HPS_IOA_20
HPS_IOB_20
Trace_D0 Trace Data 0 出力 HPS_IOA_21
HPS_IOB_21
Trace_D1 Trace Data 1 出力 HPS_IOA_22
HPS_IOB_22
Trace_D2 Trace Data 2 出力 HPS_IOA_23
HPS_IOB_23
Trace_D3 Trace Data 3 出力 HPS_IOA_24
HPS_IOB_24
Trace_D4 Trace Data 4 出力 HPS_IOA_19
HPS_IOA_7
HPS_IOB_19
HPS_IOB_7
Trace_D5 Trace Data 5 出力 HPS_IOA_18
HPS_IOA_6
HPS_IOB_18
HPS_IOB_6
Trace_D6 Trace Data 6 出力 HPS_IOA_17
HPS_IOA_5
HPS_IOB_17
HPS_IOB_5
Trace_D7 Trace Data 7 出力 HPS_IOA_16
HPS_IOA_4
HPS_IOB_16
HPS_IOB_4
Trace_D8 Trace Data 8 出力 HPS_IOA_15
HPS_IOA_3
HPS_IOB_15
HPS_IOB_3
Trace_D9 Trace Data 9 出力 HPS_IOA_14
HPS_IOA_2
HPS_IOB_14
HPS_IOB_2
Trace_D10 Trace Data 10 出力 HPS_IOA_13
HPS_IOA_1
HPS_IOB_13
HPS_IOB_1
Trace_D11 Trace Data 11 出力 HPS_IOA_12
HPS_IOB_12
Trace_D12 Trace Data 12 出力 HPS_IOA_11
HPS_IOB_11
Trace_D13 Trace Data 13 出力 HPS_IOA_10
HPS_IOB_10
Trace_D14 Trace Data 14 出力 HPS_IOA_9
HPS_IOB_9
Trace_D15 Trace Data 15 出力 HPS_IOA_8
HPS_IOB_8