Intel Agilex® 7デバイスファミリーのピン接続ガイドライン: FシリーズおよびIシリーズ

ID 683112
日付 6/26/2023
Public
ドキュメント目次

1.7.6. HPS NANDピン

注: インテル® では、 インテル® Quartus® Primeデザインを作成し、デバイスのI/O割り当てを入力して、デザインをコンパイルすることをお勧めします。 インテル® Quartus® Prime開発ソフトウェアによるピン接続のチェックは、I/O割り当ておよび配置規則に従って行われます。この規則は、デバイスの集積度、パッケージ、I/O割り当て、電圧割り当て、および本文書またはデバイス・ハンドブックに完全には記載されていないその他の要因によって、デバイスごとに異なります。
表 27.  HPS NANDピン
HPSピン機能 ピンの説明と接続ガイドライン ピンの種類 有効な割り当て (いずれか1つのグループから選択)
Group 1 Group 2
NAND_ADQ0 NAND Data Bit 0 I/O HPS_IOA_1 HPS_IOB_1
NAND_ADQ1 NAND Data Bit 1 I/O HPS_IOA_2 HPS_IOB_2
NAND_WE_N

NAND Write Enable

これはアクティブLow信号です。

出力 HPS_IOA_3 HPS_IOB_3
NAND_RE_N

NAND Read Enable

これはアクティブLow信号です。

出力 HPS_IOA_4 HPS_IOB_4
NAND_WP_N NAND Write Protect 出力 HPS_IOA_5 HPS_IOB_5
NAND_ADQ2 NAND Data Bit 2 I/O HPS_IOA_6 HPS_IOB_6
NAND_ADQ3 NAND Data Bit 3 I/O HPS_IOA_7 HPS_IOB_7
NAND_CLE NAND Command Latch Enable 出力 HPS_IOA_8 HPS_IOB_8
NAND_ADQ4 NAND Data Bit 4 I/O HPS_IOA_9 HPS_IOB_9
NAND_ADQ5 NAND Data Bit 5 I/O HPS_IOA_10 HPS_IOB_10
NAND_ADQ6 NAND Data Bit 6 I/O HPS_IOA_11 HPS_IOB_11
NAND_ADQ7 NAND Data Bit 7 I/O HPS_IOA_12 HPS_IOB_12
NAND_ALE NAND Address Latch Enable 出力 HPS_IOA_13 HPS_IOB_13
NAND_RB

NAND Ready/Busy

このピンは、プルアップ抵抗を介してVCCIO_HPSに接続します。プルアップ抵抗値の詳細については、NANDフラッシュの仕様を参照してください。

入力 HPS_IOA_14 HPS_IOB_14
NAND_CE_N

NAND Chip Enable

これはアクティブLow信号です。

出力 HPS_IOA_15 HPS_IOB_15
NAND_ADQ8 NAND Data Bit 8 I/O HPS_IOA_17 HPS_IOB_17
NAND_ADQ9 NAND Data Bit 9 I/O HPS_IOA_18 HPS_IOB_18
NAND_ADQ10 NAND Data Bit 10 I/O HPS_IOA_19 HPS_IOB_19
NAND_ADQ11 NAND Data Bit 11 I/O HPS_IOA_20 HPS_IOB_20
NAND_ADQ12 NAND Data Bit 12 I/O HPS_IOA_21 HPS_IOB_21
NAND_ADQ13 NAND Data Bit 13 I/O HPS_IOA_22 HPS_IOB_22
NAND_ADQ14 NAND Data Bit 14 I/O HPS_IOA_23 HPS_IOB_23
NAND_ADQ15 NAND Data Bit 15 I/O HPS_IOA_24 HPS_IOB_24