AN 778: インテル® Stratix® 10 Lタイル/ Hタイル・トランシーバーの使用

ID 683086
日付 4/21/2020
Public
ドキュメント目次

2.1.2.1. 非結合GXチャネル

非結合チャネルの配置は、トランシーバー・タイル内の任意の場所にできます。

個別のPHY IPコア、TX PLL、およびREFCLKソースが各タイルに必要です。これは、トランシーバーが同じデータレートで同じ機能で動作している場合でも当てはまります。