AN 778: インテル® Stratix® 10 Lタイル/ Hタイル・トランシーバーの使用

ID 683086
日付 4/21/2020
Public
ドキュメント目次

2.1.5.1. ATX PLLの間隔要件

複数のATX PLLを同じVCO周波数またはそれぞれの100 MHz以内で動作させて使用する場合は、次の表に示す間隔要件に従ってください。

表 12.  ATX PLLの間隔要件
ATX PLLの条件 LタイルES1 Lタイル/HタイルProduction
2つのATX PLLでPCIe/PIPE (PCI Express用PHYインターフェイス) Gen3用シリアルクロックを提供 4 (PLL3つをスキップ) 2 (PLL1つをスキップ)
ATX PLLとATX PLLの間隔 (PCIe以外) VCO周波数に依存します。詳しくは、「 インテル® Stratix® 10 L-Tile ES1 Transceiver PHY User Guide」を参照してください。
  • データレート > 17.4 Gbps (GXT) の場合はなし
  • ATX PLL2つが同じバンクにあり、GXチャネルを駆動している場合 : データレート< 17.4 Gbps (GX) の場合、ATX PLL2つ分の間隔 (1つをスキップ)

    ATX PLL2つが別々のバンクにあり、GXチャネルを駆動している場合 : なし

ATX PLLの配置制限は、2つの異なるタイル間にはありません。

図 28. ATX PLLの配置例