インテルのみ表示可能 — GUID: ewa1410199900180
Ixiasoft
2.3.1. aocl_mmd_get_offline_info
2.3.2. aocl_mmd_get_info
2.3.3. aocl_mmd_open
2.3.4. aocl_mmd_close
2.3.5. aocl_mmd_read
2.3.6. aocl_mmd_write
2.3.7. aocl_mmd_copy
2.3.8. aocl_mmd_set_interrupt_handler
2.3.9. aocl_mmd_set_status_handler
2.3.10. aocl_mmd_yield
2.3.11. aocl_mmd_shared_mem_alloc
2.3.12. aocl_mmd_shared_mem_free
2.3.13. aocl_mmd_reprogram
インテルのみ表示可能 — GUID: ewa1410199900180
Ixiasoft
1.4.1.2. 保証されたタイミングフローの確立
カスタム・プラットフォームの一部として、クリーン・タイミング・クロージャー・フローを有する非カーネルロジックにおけるデザイン・パーティションを提供します。
- Quartus® Primeソフトウェアのインクリメンタル・コンパイル機能を使用し、配置および配線されたデザイン・パーティションを作成します。これは、非カーネルロジックのデザイン・パーティションです。
タイミング・クロージャーのデザイン・パーテンションの生成のためのインクリメンタル・コンパイル機能の使用法について詳しくは、 Quartus® Prime スタンダード・エディション・ハンドブック Vol.1の Quartus® PrimeIncremental Compilation for Hierarchical and Team-Based Design ( 英語版 ) を参照してください。
- コンパイルフローの一部として、ステップ 1 の Post-Fit パーティションをトップレベルのデザインにインポートします。
- ALTERAOCLSDKROOTが インテル® FPGA SDK for OpenCL™ インストーレーションのパスを指す ALTERAOCLSDKROOT/ip/board/bsp/adjust_plls.tclスクリプトを Post-Flow プロセスとして実行します。
adjust_plls.tclスクリプトは、最大カーネルクロック周波数を決定し、OpenCL Kernel Clock Generator コンポーネントのpll_romオンチップメモリーを保存します。