インテル® FPGA SDK for OpenCL: カスタム・プラットフォーム・ツールキット・ユーザーガイド

ID 683085
日付 10/31/2016
Public
ドキュメント目次

1.4.1.2. 保証されたタイミングフローの確立

カスタム・プラットフォームの一部として、クリーン・タイミング・クロージャー・フローを有する非カーネルロジックにおけるデザイン・パーティションを提供します。
  1. Quartus® Primeソフトウェアのインクリメンタル・コンパイル機能を使用し、配置および配線されたデザイン・パーティションを作成します。これは、非カーネルロジックのデザイン・パーティションです。
    タイミング・クロージャーのデザイン・パーテンションの生成のためのインクリメンタル・コンパイル機能の使用法について詳しくは、 Quartus® Prime スタンダード・エディション・ハンドブック Vol.1 Quartus® PrimeIncremental Compilation for Hierarchical and Team-Based Design ( 英語版 ) を参照してください。
  2. コンパイルフローの一部として、ステップ 1 の Post-Fit パーティションをトップレベルのデザインにインポートします。
  3. ALTERAOCLSDKROOT インテル® FPGA SDK for OpenCL™ インストーレーションのパスを指す ALTERAOCLSDKROOT/ip/board/bsp/adjust_plls.tclスクリプトを Post-Flow プロセスとして実行します。
    adjust_plls.tclスクリプトは、最大カーネルクロック周波数を決定し、OpenCL Kernel Clock Generator コンポーネントのpll_romオンチップメモリーを保存します。