インテルのみ表示可能 — GUID: tdf1560500228823
Ixiasoft
1. F-tile Serial Lite IV Intel® FPGA IPユーザーガイドについて
2. F-tile Serial Lite IV Intel® FPGA IPの概要
3. はじめに
4. 機能の説明
5. パラメーター
6. F-tile Serial Lite IV Intel® FPGA IPのインターフェイス信号
7. F-tile Serial Lite IV Intel® FPGA IPを使用したデザイン
8. F-tile Serial Lite IVユーザーガイド・アーカイブ
9. F-tile Serial Lite IV Intel® FPGA IPユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: tdf1560500228823
Ixiasoft
4.1.2.4. 空サイクルCW
図 14. 空サイクルCWの形式
バースト中に tx_avs_valid を2クロックサイクル間デアサートすると、MACによって END/START CWとペアになった EMPTY_CYC CWが挿入されます。このCWは、一時的に送信できるデータがない場合に使用できます。
tx_avs_valid を1サイクルの間デアサートすると、IPでは、tx_avs_valid のデアサートの2倍の期間 tx_avs_valid をデアサートして、END/START CWのペアを生成します。
フィールド | 値 |
---|---|
align | 0 |
eop | 0 |
sop | 0 |
usr | 0 |
seop | 0 |