F-Tile Serial Lite IV Intel® FPGA IPユーザーガイド

ID 683074
日付 9/26/2022
Public
ドキュメント目次

6.1. クロック信号

表 23.  クロック信号
名前 方向 説明
tx_core_clkout 1 出力 TXコアクロックです。TXカスタムPCSインターフェイス、TX MAC、およびTXデータパス内のユーザーロジック用です。

このクロックは、カスタムPCSブロックから生成されます。

rx_core_clkout 1 出力 RXコアクロックです。RXカスタムPCSインターフェイス、RXデスキューFIFO、RX MAC、およびRXデータパス内のユーザーロジック用です。

このクロックは、カスタムPCSブロックから生成されます。

xcvr_ref_clk 1 入力 トランシーバー・リファレンス・クロックです。

トランシーバー・タイプがFGTに設定されている場合、このクロックは、F-Tile Reference and System PLL Clocks Intel FPGA IPの出力信号 (out_refclk_fgt_0) に接続します。トランシーバー・タイプがFHTに設定されている場合、このクロックは、F-Tile Reference and System PLL Clocks Intel FPGA IPの出力信号 (out_fht_cmmpll_clk_0) に接続します。

サポートされている周波数範囲については、パラメーター を参照してください。

reconfig_clk 1 入力 入力クロックです。トランシーバー・リコンフィグレーション・インターフェイス用です。

クロック周波数は100から162MHzです。

この入力クロック信号は、外部クロック回路またはオシレーターに接続します。

reconfig_sl_clk 1 入力 入力クロックです。トランシーバー・リコンフィグレーション・インターフェイス用です。

クロック周波数は100から162MHzです。

この入力クロック信号は、外部クロック回路またはオシレーターに接続します。

sysclk 1 入力 システムPLLクロックです。

このクロックは、F-Tile Reference and System PLL Clocks Intel FPGA IPの出力信号 (out_systempll_clk_<n>) に接続します。