インテルのみ表示可能 — GUID: xpt1614845151577
Ixiasoft
1. F-tile Serial Lite IV Intel® FPGA IPユーザーガイドについて
2. F-tile Serial Lite IV Intel® FPGA IPの概要
3. はじめに
4. 機能の説明
5. パラメーター
6. F-tile Serial Lite IV Intel® FPGA IPのインターフェイス信号
7. F-tile Serial Lite IV Intel® FPGA IPを使用したデザイン
8. F-tile Serial Lite IVユーザーガイド・アーカイブ
9. F-tile Serial Lite IV Intel® FPGA IPユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: xpt1614845151577
Ixiasoft
4.3. F-tile Serial Lite IV Intel® FPGA IPのクロック・アーキテクチャー
F-tile Serial Lite IV Intel® FPGA IP の4つのクロック入力により、異なるブロックに対してクロックが生成されます。
- トランシーバー・リファレンス・クロック (xcvr_ref_clk): 外部クロックチップまたはオシレーターからの入力クロックです。このクロックにより、TX MAC、RX MAC、およびTXとRXカスタムPCSブロックのクロックが生成されます。サポートされている周波数範囲については、パラメーター を参照してください。
- TXコアクロック (tx_core_clk): このクロックは、TX MAC に使用するトランシーバーPLLから派生します。このクロックは、TXユーザーロジックに接続するためのFタイル・トランシーバーからの出力クロックでもあります。
- RXコアクロック (rx_core_clk): このクロックは、トランシーバーPLLから派生し、RXデスキューFIFOおよびRX MACに使用されます。このクロックは、RXユーザー ロジックに接続するためのFタイル・トランシーバーからの出力クロックでもあります。
- トランシーバー・リコンフィグレーション・インターフェイス用クロック (reconfig_clk): 外部クロック回路またはオシレーターからの入力クロックです。このクロックでは、TXとRXデータパスの両方のFタイル・トランシーバー・リコンフィグレーション・インターフェイス用のクロックを生成します。クロック周波数は100から162MHzです。
次のブロック図に示すのは、F-tile Serial Lite IV Intel® FPGA IP内のクロックドメインおよび接続です。
図 22. F-tile Serial Lite IV Intel® FPGA IPのクロック・アーキテクチャー