MAX 10のクロッキングおよびPLLユーザーガイド

ID 683047
日付 2/21/2017
Public
ドキュメント目次

1.3. PLLの概要

PLL(Phase-Locked Loop)は、デバイスのクロック管理、外部システムのクロック管理、およびI/Oインタフェース・クロッキングのために堅牢なクロック管理機能と合成機能を提供します。

以下のPLLを使用することができます。

  • ゼロ遅延バッファ
  • ジッタ・アッテネータ
  • 低スキュー・ファンアウト・バッファ
  • 周波数合成器
  • ボード上で必要なオシレータ数を削減
  • 1つのリファレンス・クロック・ソースから複数のクロック周波数を合成することにより、デバイスで使用されるクロック・ピンを削減
  • オンチップ・クロック・デスキュー
  • ダイナミック位相シフト
  • カウンタ・リコンフィギュレーション
  • 帯域幅のリコンフィギュレーション
  • プログラマブル出力デューティ・サイクル
  • PLLカスケード接続
  • リファレンス・クロック・スイッチオーバー
  • アナログ-デジタル・コンバータ(ADC)クロックの駆動