インテル® Stratix® 10デバイスファミリー・ピン接続ガイドライン

ID 683028
日付 12/23/2020
Public
ドキュメント目次

電圧センサーピン

注: インテルでは、 インテル® Quartus® Primeデザインを作成し、デバイスのI/Oアサインメントを入力し、デザインをコンパイルすることをお勧めしています。 インテル® Quartus® Prime開発ソフトウェアでは、I/Oアサインメントと配置のルールに従ってピン接続をチェックします。そのルールはデバイスごとに異なり、デバイスの集積度、パッケージ、I/Oアサインメント、電圧アサインメントのほか、本文書またはデバイス・ハンドブックに完全には記載されていない要因に基づきます。
表 8.  電圧センサーピン
ピン名 ( インテル® Stratix® 10デバイス) ピン名 ( インテル® Stratix® 10 GX 10Mデバイス) ピンの機能 ピンの説明 接続ガイドライン
VSIGP_[0,1] F[1,2]_VSIGP_[0,1] 入力 インテル® Stratix® 10 GX 10Mデバイスを除くすべての インテル® Stratix® 10 FPGAの場合は2組、 インテル® Stratix® 10 GX10Mデバイスの場合は4組のアナログ差動入力ピンをFPGA内部の電圧センサーと併用して、外部アナログ電圧をモニタリングします。

これらのピンは、電圧センサー機能を使用しない場合は、GNDに接続します。これらのピンの使用方法の詳細については、 インテル® Stratix® 10アナログ - デジタル・コンバーター・ユーザーガイド を参照してください。

損傷を防止するため、VSIGPピンおよびVSIGNピンは、VCCADC電源レールが1.62Vに到達するまで駆動しないでください。

VSIGN_[0,1] F[1,2]VSIGN[0,1] 入力