インテルのみ表示可能 — GUID: fse1484644602834
Ixiasoft
例1: インテル® Stratix® 10 GX
例2: インテル® Stratix® 10 GX
例3: インテル® Stratix® 10 GX (HF35パッケージのみ)
例4: インテル® Stratix® 10 GX (HF35パッケージのみ)
例5: インテル® Stratix® 10 SX (–1V、–2V、および –3V部品)
例6: インテル® Stratix® 10 SX (–2Lおよび –3X部品)
例7: インテル® Stratix® 10 SX (–1V、–2V、および –3V部品)
例8: インテル® Stratix® 10 SX (–2Lおよび –3X部品)
例9: インテル® Stratix® 10 SX (–1V、–2V、および –3V部品) (HF35パッケージのみ)
例10: インテル® Stratix® 10 SX (–2Lおよび –3X部品) (HF35パッケージのみ)
例11: インテル® Stratix® 10 SX (–1V、–2V、および –3V部品) (HF35パッケージのみ)
例12: インテル® Stratix® 10 SX (–2Lおよび –3X部品) (HF35パッケージのみ)
例13: インテル® Stratix® 10 MX (–1V、–2V、および –3V部品)
例14: インテル® Stratix® 10 MX (–1V、–2V、および –3V部品)
例15: インテル® Stratix® 10 MX (Eタイル)
例16: インテル® Stratix® 10 TX (–1V、–2V、および –3V部品)
例17: インテル® Stratix® 10 TX (–2Lおよび –3X部品)
例18: インテル® Stratix® 10 DX (–1V、–2V、および –3V部品)
例19: インテル® Stratix® 10 GX 10M
例20: インテル® Stratix® 10 GX 10M
インテルのみ表示可能 — GUID: fse1484644602834
Ixiasoft
接続しないピンおよび使用禁止 (DNU) ピン
注: インテルでは、 インテル® Quartus® Primeデザインを作成し、デバイスのI/Oアサインメントを入力し、デザインをコンパイルすることをお勧めしています。 インテル® Quartus® Prime開発ソフトウェアでは、I/Oアサインメントと配置のルールに従ってピン接続をチェックします。そのルールはデバイスごとに異なり、デバイスの集積度、パッケージ、I/Oアサインメント、電圧アサインメントのほか、本文書またはデバイス・ハンドブックに完全には記載されていない要因に基づきます。
ピン名 ( インテル® Stratix® 10デバイス) | ピン名 ( インテル® Stratix® 10 GX 10Mデバイス) | ピンの機能 | ピンの説明 | 接続ガイドライン |
---|---|---|---|---|
DNU | DNU | 使用しないでください | 使用しないでください (DNU)。 | 電源、GND、またはその他の信号に接続しないでください。このピンはフローティングのままにしてください。 |
NC | NC | 接続なし | このピンに信号を駆動しないでください。 | デバイス・マイグレーション用にデザインする場合、このピンは、必要に応じて、電源、GND、または信号トレースのいずれかに接続します。マイグレーションするデバイスのピン・アサインメントに応じて行います。 ただし、デバイス・マイグレーションが関係しない場合、このピンはフローティングのままにします。 次のガイドラインは、HF35パッケージの インテル® Stratix® 10 GX 400または インテル® Stratix® 10 SX 400から インテル® Stratix® 10 GX 650または インテル® Stratix® 10 SX 650へのデバイス・マイグレーションを対象としています。
詳細については、AN 921: Device Migration Guidelines for Intel Stratix 10 HF35 Package を参照してください。 |