Fタイル・イーサネット・インテル® FPGAハードIPユーザーガイド

ID 683023
日付 3/28/2022
Public
ドキュメント目次

7.13.1. Time-of-Dayインターフェイス

共有時刻 (TOD) を使用すると、IPコアでは、ローカルの時刻に対するすべてのタイムスタンプを参照することができます。96ビットのタイムスタンプはIEEE 1588 v2形式です。

表 55.  Time-of-Day (TOD) インターフェイスTime-of--Dayインターフェイスにより、IPコアでは、ローカルの時刻に対するすべてのタイムスタンプを参照することができます。

すべてのインターフェイス信号の再クロッキングは、i_clk_tx_tod クロックによって行われます。

信号名

説明

i_ptp_tx_tod[95:0] 96 時刻 (TOD)。TXクロックドメインのローカルクロックに従っています。
タイムスタンプはIEEE 1588 v2形式です。
  • [95:48]: 秒を表す
  • [47:16]:ナノ秒を表す
  • [15:0]: 小数ナノ秒を表す
i_ptp_tx_tod_valid 1 TX TOD信号が有効であることを示します。
  • この信号をアサートするのは、i_ptp_tx_tod バスに有効な時間が含まれている場合です。
  • この信号は、少なくとも1クロックサイクルの間デアサートして、i_ptp_tx_tod の大幅な変化 (TODリセットやシステム電源投入後の最初のTOD調整など) を示します。IPコアをデアサートして、o_tx_ptp_ready TX出力タイムスタンプが無効であることを示します。
i_ptp_rx_tod[95:0] 96 時刻(TOD)。RXクロックドメインのローカルクロックに従ったものです。
タイムスタンプはIEEE 1588 v2形式です。
  • [95:48]: 秒を表す
  • [47:16]: ナノ秒を表す
  • [15:0]: 小数ナノ秒を表す
i_ptp_rx_tod_valid 1 RX TOD信号が有効であることを示します。
  • この信号をアサートするのは、i_ptp_rx_tod バスに有効な時間が含まれている場合です。
  • この信号は、少なくとも1クロックサイクルの間デアサートして、i_ptp_rx_tod の大幅な変化 (TODリセットやシステム電源投入後の最初のTOD調整など) を示します。IPコアをデアサートして、o_rx_ptp_ready RX出力タイムスタンプが無効であることを示します。