Fタイル・イーサネット・インテル® FPGAハードIPユーザーガイド

ID 683023
日付 3/28/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6. リセット

Fタイル・イーサネット・インテル® FPGAハードIPのイーサネット・リセット・ポート制御は、メイン・リセット・ポート4つ、ソフトデータパス5つ、および統計レジスターリセットで構成されています。
図 23. 汎用IPコア・リセット・ロジックの概念図
汎用リセット信号により、次の機能をリセットします。
  • i_reconfig_reset: リコンフィグレーション・クロック・ドメイン全体をリセットします。これには、ソフトCSRレジスター、および Avalon® メモリーマップド・インターフェイスが含まれます。
  • i_tx_rst_n: TXデータパス、TXトランシーバー、およびTX EMIBアダプターをリセットします。
  • i_rx_rst_n: RXデータパス、RXトランシーバー、およびRX EMIBアダプターをリセットします。
    注: RX MACがリセットされている場合、TX MACは、アイドルまたはリモート障害表示を送信できます。ただし、リンク障害シグナリングがイネーブルされている場合のみです。データの送信はできません。o_tx_ready/o_tx_mac_ready はLowのままです。
  • i_rst_n: TX/RXデータパス、トランシーバー、およびEMIBアダプターをリセットします。
    注: システムPLLはリセットできません。
表 28.  リセット信号の機能この表のチェックマーク (√) は、ブロックのリセットに、指定したリセット信号が使われることを表します。
重要: Fタイル・イーサネット・インテル® FPGAハードIPでは、ハードCSRレジスターをクリアしてデフォルト値に戻すことはサポートしていません。
リセット信号 PHY データパス 統計 ソフトCSR
TX RX PCS TX PCS RX MAC TX MAC RX MAC TX MAC RX
ポートリセット
i_rst_n  
i_tx_rst_n          
i_rx_rst_n          
i_reconfig_reset                
レジスターリセット
eio_sys_rst  
soft_tx_rst          
soft_rx_rst          
rst_tx_stats                
rst_rx_stats