Fタイル・イーサネット・インテル® FPGAハードIPユーザーガイド

ID 683023
日付 3/28/2022
Public
ドキュメント目次

6.1. リセット信号

IPコアにはソフトリセット入力が4つあります。このリセットは非同期です。また、内部で同期されます。
表 29.  リセット信号指定されたすべてのリセットは非同期です。
信号 説明
入力信号
i_rst_n

アクティブLowリセット非同期信号。o_rst_ack_n がデアサートされるまではデアサートしないでください。

  • TXインターフェイスをリセットします (TX PCSおよびTX MACを含む)。
  • RXインターフェイスをリセットします (RX PCSおよびRX MACを含む)。
  • TX PMAおよびTX EMIBをリセットします。
  • RX PMAおよびRX EMIBをリセットします。

このリセットにより、 o_rst_ack_n 出力信号がアサートされます。

i_tx_rst_n

アクティブLowリセット非同期信号。TX PCS、TX MAC、TX PMA、およびTX EMIBを含むTXデータパス全体をリセットします。o_rst_ack_n がアサートされるまではデアサートしないでください。

i_rx_rst_n

アクティブLowリセット非同期信号。RX PCS、RX MAC、RX PMA、およびRX EMIBを含むRXデータパス全体をリセットします。o_rst_ack_n がアサートされるまではデアサートしないでください。

i_reconfig_reset

アクティブHighリコンフィグレーション・リセット信号。ソフトレジスター (CSR) を含むリコンフィグレーション・クロック・ドメイン全体をリセットします。

このリセットのアサートは、電源オン後またはコンフィグレーション中に行ってください。i_reconfig_clk は、このリセットをデアサートする前に安定させてください。

出力信号
o_rst_ack_n

i_rst_n リセットのアクティブLow非同期肯定応答信号です。

i_rst_n リセットは、o_rst_ack_n がアサートされるまではデアサートしないでください。

o_tx_rst_ack_n

i_tx_rst_n リセットのアクティブLow非同期肯定応答信号です。

i_tx_rst_n リセットは、o_tx_rst_ack_n がアサートされるまではデアサートしないでください。

o_rx_rst_ack_n

i_rx_rst_n リセットのアクティブLow非同期肯定応答信号です。

i_rx_rst_n リセットは、o_rx_rst_ack_n がアサートされるまではデアサートしないでください。

ステータス信号
o_tx_lanes_stable TXデータパスのアクティブHigh非同期ステータス信号です。
  • TXデータパスがデータを送信する準備ができたときにアサートします。
  • デアサートするのは、i_tx_rst_n/i_rst_n 信号がアサートされたとき、またはオートネゴシエーションおよびリンク・トレーニング動作中です。
o_rx_pcs_ready RXデータパスのアクティブHigh非同期ステータス信号です。
  • アサートするのは、RXデータパスがデータを受信する準備ができたときです。
  • デアサートするのは、i_rx_rst_n/i_rst_n 信号がアサートされたとき、またはオートネゴシエーションおよびリンク・トレーニング動作中です。