Fタイル・イーサネット・インテル® FPGAハードIPユーザーガイド

ID 683023
日付 3/28/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

インテルのみ表示可能 — GUID: pnt1614125706419

Ixiasoft

ドキュメント目次

4.4.7. リファレンス・タイム・インターバル

次の表は、後続の2つのリファレンス・タイム・キャプチャ間のビット数を示しています。UI調整の計算では、この数値が使用されます。シミュレーションを高速化するため、シミュレーション数は少なくなっています。
表 17.  リファレンス・タイム (TAM) インターバル
FEC タイプ:
  • No FEC: FECなし
  • CL74: IEEE 802.3 BASE-R Firecode (CL74)
  • CL91: IEEE 802.3 RS(528,514) (CL91)
  • CL134: IEEE 802.3 RS(544,514) (CL134)
  • ETC: Ethernet Technology Consortium ETC RS(272, 258)
モード FECタイプ シミュレーション (ビット) ハードウェア (ビット)
TX RX 14 TX RX
10GE No FEC 168,960 168,960 5,406,720 168,960
25GE No FEC 168,960 168,960 5,406,720 168,960
CL74
CL91 168,960 168,960 5,406,720 5,406,720
50GE No FEC (ETC) 337,920 337,920 4,325,376 4,325,376
CL91 337,920 337,920 5,406,72 5,406,720
CL134
ETC
100GE No FEC 675,840 675,840 21,626,880 21,626,880
CL91
CL134
ETC
200GE CL134 1,351,680 1,351,680 21,626,880 21,626,880
ETC
400GE CL134 2,703,360 2,703,360 43,253,760 43,253,760
ETC
14 リンクパートナーAMに依存します。この数値はシリアル・ループバックを想定しています。