このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: bxa1614696489952
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアラインメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. リコンフィグレーション・インターフェイス
7.13. Precision Time Protocolインターフェイス
インテルのみ表示可能 — GUID: bxa1614696489952
Ixiasoft
2.6. IPコア・テストベンチ
インテルで提供しているテストベンチ・デザイン例は、Fタイル・イーサネット・インテル® FPGAハードIP向けに生成することができます。
シミュレーション・テストベンチを生成するには、次の手順に従います。
- まず、Fタイル・イーサネット・インテル® FPGAハードIPのパラメーター・エディターで、最終製品で生成する予定のIPコア・バリエーションのパラメーター値を設定してください。デザインのパラメーター値を設定する際に、最終製品のパラメーター値と一致させるようにしないと、生成したテストベンチにでは、IPコア・バリエーションが意図したとおりに実行されません。
- デザイン例を生成します。
- インテル® Quartus® Prime開発ソフトウェアで、ロジック生成を実行して、タイル関連ファイルを生成します。このプロセスにより生成される完全なネットリストは、シミュレーションおよび合成に使用することができます。
テストベンチで実行するのは、IPコアの基本的なテストです。完全な検証環境に代わることを意図したものではありません。