このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: tua1600698145652
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアラインメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. リコンフィグレーション・インターフェイス
7.13. Precision Time Protocolインターフェイス
インテルのみ表示可能 — GUID: tua1600698145652
Ixiasoft
4.3.3. FlexEモード
Fタイル・イーサネット・インテル® FPGAハードIPでは、すべてのフレキシブル・イーサネット・モード・バリアントとオプションのRS-FEC機能ををサポートします。FlexEモードでは、イーサネットMACをバイパスし、PCS66インターフェイスを使用してPMAブロックの読み出しおよび書き込みを行います。
TX FlexEデータパスの構成は次のとおりです。
- TX PCSスクランブラー: データのスクランブルをイネーブルします。データがスクランブルされていない場合、チャネルは正しくロックされません。
- アラインメント挿入: TX PCSインターフェイスによりアラインメント・マーカーを挿入します。
- ストライパー: ロジック・シーケンシャルなデータをセグメント化してデータ・スループットを向上させます。
RX FlexEデータパスの構成は次のとおりです。
- アライナー: 着信データのアラインメントをイネーブルします。
- RX PCSデスクランブラー: スクランブルされた受信データのデスクランブリングをイネーブルします。