Fタイル・イーサネット・インテル® FPGAハードIPユーザーガイド

ID 683023
日付 3/28/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

インテルのみ表示可能 — GUID: igd1614810787110

Ixiasoft

ドキュメント目次

9.1.5. クロックおよびリセット

表 68.  クロックポートおよびリセットポート
信号名 説明
i_clk 100MHzから250MHzの周波数のクロックソース。
i_reset アクティブHighリセット、i_clk クロックに同期。
表 69.   Avalon® Memory-Mapped インターフェイスポートインターフェイス信号のクロッキングは、i_clk クロックにより行われます。
信号名 説明
i_kr_reconfig_addr[11:0] 12 オートネゴシエーションおよびリンク・トレーニング制御レジスターおよびステータスレジスター (AN/LT CSR) のアドレスバスです。
  • ビット [11:8]: ポート番号
  • [7:0]: 各ポートのCSRスペース
i_kr_reconfig_read 1 AN/LT CSRの読み出しイネーブルです。
i_kr_reconfig_write 1 AN/LT CSRの書き込みイネーブルです。
i_kr_reconfig_byte_en[3:0] 4 データ書き込み用AN/LTバイトイネーブル信号です。
i_kr_reconfig_writedata[31:0] 32 AN/LT CSRの書き込みデータです。
o_kr_reconfig_readdata[31:0] 32 AN/LT CSRからの読み出しデータです。
o_kr_reconfig_readdata_valid 1 AN/LT CSR読み出しデータのValid信号です。アサートされると、レジスターが有効になります。
o_kr_reconfig_waitrequest 1 Avalon® メモリーマップド・インターフェイスがビジーであることを示します。読み出しまたは書き込みサイクルが完了するのは、この信号がLowになったときです。
表 70.  ベースIPポート接続
信号名 説明
anlt_link [NUMPORTS_GUI-1:0] NUMPORTS_GUI イーサネットIPインスタンスへの接続に使用します。このポートは、Fタイル・イーサネット・インテル® FPGAハードIPanlt_link ポートに接続してください。
注: これは仮想ワイヤーです。信号情報は伝達しません。 インテル® Quartus® Prime Tile Logic Generationフローで使用し、AN/LT IPをイーサネットIPに正しく接続します。