このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: igd1614810787110
Ixiasoft
7.1. ステータス・インターフェイス
7.2. TX MAC Avalon STクライアント・インターフェイス
7.3. RX MAC Avalon STアラインメント・クライアント・インターフェイス
7.4. TX MACセグメント化クライアント・インターフェイス
7.5. RX MACセグメント化クライアント・インターフェイス
7.6. MACフロー制御インターフェイス
7.7. PCSモードのTXインターフェイス
7.8. PCSモードのRXインターフェイス
7.9. FlexEおよびOTNモードのTXインターフェイス
7.10. FlexEおよびOTNモードのRXインターフェイス
7.11. カスタム・レート・インターフェイス
7.12. リコンフィグレーション・インターフェイス
7.13. Precision Time Protocolインターフェイス
インテルのみ表示可能 — GUID: igd1614810787110
Ixiasoft
9.1.5. クロックおよびリセット
信号名 | 説明 |
---|---|
i_clk | 100MHzから250MHzの周波数のクロックソース。 |
i_reset | アクティブHighリセット、i_clk クロックに同期。 |
信号名 | 幅 | 説明 |
---|---|---|
i_kr_reconfig_addr[11:0] | 12 | オートネゴシエーションおよびリンク・トレーニング制御レジスターおよびステータスレジスター (AN/LT CSR) のアドレスバスです。
|
i_kr_reconfig_read | 1 | AN/LT CSRの読み出しイネーブルです。 |
i_kr_reconfig_write | 1 | AN/LT CSRの書き込みイネーブルです。 |
i_kr_reconfig_byte_en[3:0] | 4 | データ書き込み用AN/LTバイトイネーブル信号です。 |
i_kr_reconfig_writedata[31:0] | 32 | AN/LT CSRの書き込みデータです。 |
o_kr_reconfig_readdata[31:0] | 32 | AN/LT CSRからの読み出しデータです。 |
o_kr_reconfig_readdata_valid | 1 | AN/LT CSR読み出しデータのValid信号です。アサートされると、レジスターが有効になります。 |
o_kr_reconfig_waitrequest | 1 | Avalon® メモリーマップド・インターフェイスがビジーであることを示します。読み出しまたは書き込みサイクルが完了するのは、この信号がLowになったときです。 |
信号名 | 幅 | 説明 |
---|---|---|
anlt_link | [NUMPORTS_GUI-1:0] | NUMPORTS_GUI イーサネットIPインスタンスへの接続に使用します。このポートは、Fタイル・イーサネット・インテル® FPGAハードIPの anlt_link ポートに接続してください。
注: これは仮想ワイヤーです。信号情報は伝達しません。 インテル® Quartus® Prime Tile Logic Generationフローで使用し、AN/LT IPをイーサネットIPに正しく接続します。
|