Stratix® V 5SGXBB FPGA

仕様

I/O 規格

パッケージの仕様

オーダーとコンプライアンス情報

オーダー & スペック情報

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C3G

  • MM# 99A1HF
  • スペックコード SRJH0
  • オーダーコード 5SGXMBBR3H43C3G
  • ステッピング A1
  • MDDS コンテンツ ID 725759

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2G

  • MM# 99A1NF
  • スペックコード SRJLN
  • オーダーコード 5SGXEBBR1H43C2G
  • ステッピング A1
  • MDDS コンテンツ ID 725398

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2LG

  • MM# 99A1NH
  • スペックコード SRJLP
  • オーダーコード 5SGXEBBR1H43C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 726027

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43I2G

  • MM# 99A1NJ
  • スペックコード SRJLQ
  • オーダーコード 5SGXEBBR1H43I2G
  • ステッピング A1
  • MDDS コンテンツ ID 725993

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2G

  • MM# 99A1NK
  • スペックコード SRJLR
  • オーダーコード 5SGXEBBR2H43C2G
  • ステッピング A1
  • MDDS コンテンツ ID 725393

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2LG

  • MM# 99A1NL
  • スペックコード SRJLS
  • オーダーコード 5SGXEBBR2H43C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725927

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C3G

  • MM# 99A1NM
  • スペックコード SRJLT
  • オーダーコード 5SGXEBBR2H43C3G
  • ステッピング A1
  • MDDS コンテンツ ID 726185

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2G

  • MM# 99A1NN
  • スペックコード SRJLU
  • オーダーコード 5SGXEBBR2H43I2G
  • ステッピング A1
  • MDDS コンテンツ ID 725506

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2LG

  • MM# 99A1NP
  • スペックコード SRJLV
  • オーダーコード 5SGXEBBR2H43I2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725143

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3G

  • MM# 99A1NR
  • スペックコード SRJLW
  • オーダーコード 5SGXEBBR2H43I3G
  • ステッピング A1
  • MDDS コンテンツ ID 724930

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3LG

  • MM# 99A1NT
  • スペックコード SRJLX
  • オーダーコード 5SGXEBBR2H43I3LG
  • ステッピング A1
  • MDDS コンテンツ ID 726257

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2G

  • MM# 99A1NV
  • スペックコード SRJLY
  • オーダーコード 5SGXEBBR3H43C2G
  • ステッピング A1
  • MDDS コンテンツ ID 726031

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2LG

  • MM# 99A1NX
  • スペックコード SRJLZ
  • オーダーコード 5SGXEBBR3H43C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725208

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C3G

  • MM# 99A1NZ
  • スペックコード SRJM0
  • オーダーコード 5SGXEBBR3H43C3G
  • ステッピング A1
  • MDDS コンテンツ ID 725551

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C4G

  • MM# 99A1P0
  • スペックコード SRJM1
  • オーダーコード 5SGXEBBR3H43C4G
  • ステッピング A1
  • MDDS コンテンツ ID 725851

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3G

  • MM# 99A1P1
  • スペックコード SRJM2
  • オーダーコード 5SGXEBBR3H43I3G
  • ステッピング A1
  • MDDS コンテンツ ID 725847

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3LG

  • MM# 99A1P2
  • スペックコード SRJM3
  • オーダーコード 5SGXEBBR3H43I3LG
  • ステッピング A1
  • MDDS コンテンツ ID 725166

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I4G

  • MM# 99A1P3
  • スペックコード SRJM4
  • オーダーコード 5SGXEBBR3H43I4G
  • ステッピング A1
  • MDDS コンテンツ ID 725336

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2G

  • MM# 99A1VH
  • スペックコード SRJPP
  • オーダーコード 5SGXMBBR1H43C2G
  • ステッピング A1
  • MDDS コンテンツ ID 725269

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2LG

  • MM# 99A1VJ
  • スペックコード SRJPQ
  • オーダーコード 5SGXMBBR1H43C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725578

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43I2G

  • MM# 99A1VK
  • スペックコード SRJPR
  • オーダーコード 5SGXMBBR1H43I2G
  • ステッピング A1
  • MDDS コンテンツ ID 725522

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I2G

  • MM# 99A1VL
  • スペックコード SRJPS
  • オーダーコード 5SGXMBBR2H40I2G
  • ステッピング A1
  • MDDS コンテンツ ID 725373

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I2LG

  • MM# 99A1VM
  • スペックコード SRJPT
  • オーダーコード 5SGXMBBR2H40I2LG
  • ステッピング A1
  • MDDS コンテンツ ID 725965

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I3G

  • MM# 99A1VN
  • スペックコード SRJPU
  • オーダーコード 5SGXMBBR2H40I3G
  • ステッピング A1
  • MDDS コンテンツ ID 724804

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2G

  • MM# 99A1VP
  • スペックコード SRJPV
  • オーダーコード 5SGXMBBR2H43C2G
  • ステッピング A1
  • MDDS コンテンツ ID 726003

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2LG

  • MM# 99A1VR
  • スペックコード SRJPW
  • オーダーコード 5SGXMBBR2H43C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 726011

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C3G

  • MM# 99A1VT
  • スペックコード SRJPX
  • オーダーコード 5SGXMBBR2H43C3G
  • ステッピング A1
  • MDDS コンテンツ ID 724786

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2G

  • MM# 99A1VW
  • スペックコード SRJPY
  • オーダーコード 5SGXMBBR2H43I2G
  • ステッピング A1
  • MDDS コンテンツ ID 725152

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2LG

  • MM# 99A1VX
  • スペックコード SRJPZ
  • オーダーコード 5SGXMBBR2H43I2LG
  • ステッピング A1
  • MDDS コンテンツ ID 694821745842

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3G

  • MM# 99A1VZ
  • スペックコード SRJQ0
  • オーダーコード 5SGXMBBR2H43I3G
  • ステッピング A1
  • MDDS コンテンツ ID 724929

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3LG

  • MM# 99A1W0
  • スペックコード SRJQ1
  • オーダーコード 5SGXMBBR2H43I3LG
  • ステッピング A1
  • MDDS コンテンツ ID 724985

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2G

  • MM# 99A1W1
  • スペックコード SRJQ2
  • オーダーコード 5SGXMBBR3H43C2G
  • ステッピング A1
  • MDDS コンテンツ ID 725536

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2LG

  • MM# 99A1W2
  • スペックコード SRJQ3
  • オーダーコード 5SGXMBBR3H43C2LG
  • ステッピング A1
  • MDDS コンテンツ ID 724787

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C4G

  • MM# 99A1W3
  • スペックコード SRJQ5
  • オーダーコード 5SGXMBBR3H43C4G
  • ステッピング A1
  • MDDS コンテンツ ID 725171

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I3G

  • MM# 99A1W4
  • スペックコード SRJQ6
  • オーダーコード 5SGXMBBR3H43I3G
  • ステッピング A1
  • MDDS コンテンツ ID 726246

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I3LG

  • MM# 99A1W5
  • スペックコード SRJQ7
  • オーダーコード 5SGXMBBR3H43I3LG
  • ステッピング A1
  • MDDS コンテンツ ID 725273

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I4G

  • MM# 99A1W6
  • スペックコード SRJQ9
  • オーダーコード 5SGXMBBR3H43I4G
  • ステッピング A1
  • MDDS コンテンツ ID 726032

製造・販売終了

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2

  • MM# 969152
  • スペックコード SR7PB
  • オーダーコード 5SGXEBBR2H43I2
  • ステッピング A1
  • MDDS コンテンツ ID 698126

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2N

  • MM# 969153
  • スペックコード SR7PA
  • オーダーコード 5SGXEBBR1H43C2N
  • ステッピング A1
  • MDDS コンテンツ ID 694275

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3L

  • MM# 969154
  • スペックコード SR7PD
  • オーダーコード 5SGXEBBR2H43I3L
  • ステッピング A1
  • MDDS コンテンツ ID 700887

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2LN

  • MM# 969155
  • スペックコード SR7PC
  • オーダーコード 5SGXEBBR2H43I2LN
  • ステッピング A1
  • MDDS コンテンツ ID 699648745495

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2LN

  • MM# 969368
  • スペックコード SR7VP
  • オーダーコード 5SGXMBBR2H43C2LN
  • ステッピング A1
  • MDDS コンテンツ ID 697436745587

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2N

  • MM# 969369
  • スペックコード SR7VM
  • オーダーコード 5SGXMBBR1H43C2N
  • ステッピング A1
  • MDDS コンテンツ ID 702506

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3N

  • MM# 969370
  • スペックコード SR7VQ
  • オーダーコード 5SGXMBBR2H43I3N
  • ステッピング A1
  • MDDS コンテンツ ID 693863744991

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C3N

  • MM# 969371
  • スペックコード SR7VS
  • オーダーコード 5SGXMBBR3H43C3N
  • ステッピング A1
  • MDDS コンテンツ ID 694722

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2LN

  • MM# 969372
  • スペックコード SR7VR
  • オーダーコード 5SGXMBBR3H43C2LN
  • ステッピング A1
  • MDDS コンテンツ ID 700768

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2L

  • MM# 970503
  • スペックコード SR8RL
  • オーダーコード 5SGXEBBR2H43I2L
  • ステッピング A1
  • MDDS コンテンツ ID 697191

トレード・コンプライアンス情報

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

製品仕様変更通知 (PCN) 情報

ドライバーおよびソフトウェア

最新ドライバーとソフトウェア

利用可能なダウンロード:
すべて

名前

発売日

製品が初めて導入された日。

リソグラフィー

リソグラフィーとは、集積回路の製造に使われる半導体技術のことです。プロセスの微細度を表す単位はナノメートル (nm) です。この値から、半導体に組込まれている機能サイズが分かります。

ロジックエレメント (LE)

ロジックエレメント (LE) は、インテル® FPGA アーキテクチャにおけるロジックの最小単位です。コンパクトな LE は、効率的なロジックの使用と高度な機能を提供します。

アダプティブ・ロジック・モジュール (ALM)

アダプティブ・ロジック・モジュール(ALM)は サポートされるインテルFPGAデバイスのロジック・ビルディング・ブロックで パフォーマンスと利用率の両方を最大化するように設計されています各ALMは いくつかの異なる動作モードを持ち 様々な異なる組み合わせやシーケンシャルな論理関数を実装することがでます

アダプティブ・ロジック・モジュール (ALM) レジスター

ALMレジスターは ALM内部に含まれるレジスター・ビット(フリップフロップ)で シーケンシャル・ロジックを実現するために使用されます

ファブリックおよび I/O 位相ロックループ (PLL)

ファブリックおよび IO PLL は インテル® FPGA ファブリックのクロック・ネットワークと デバイスの IO セルに関連するクロック・ネットワークの設計と実装を簡素化するために使用されます

最大エンベデッド・メモリー

インテル® FPGA デバイスのプログラマブル・ファブリックにあるすべてのエンベデッド・メモリー・ブロックの合計容量です

デジタル信号処理 (DSP) ブロック

デジタル信号プロセシング (DSP) ブロックは サポートされるインテル® FPGA デバイスの数学的ビルディング・ブロックで さまざまなデジタル信号プロセシング機能を実装するためのハイパフォーマンス乗算器とアキュムレータを含んでいます

デジタル信号処理 (DSP) フォーマット

インテル® FPGA デバイス・ファミリーによって、DSP ブロックはハード・フローティング・ポイント、ハード固定ポイント、乗算および累積、乗算のみなどの異なる形式をサポートします

ハード・メモリー・コントローラー

ハード・メモリー・コントローラーは インテルFPGAに接続されたハイパフォーマンス外部メモリー・システムを実現するために使用されますハード・メモリー・コントローラーは、同等のソフト・メモリー・コントローラーと比較して 消費電力とFPGAリソースを節約し より高いフリークエンシーでの動作をサポートします

外部メモリー・インターフェイス (EMIF)

インテル® FPGA デバイスがサポートする外部メモリー・インターフェイス・プロトコルです

最大ユーザーI/O数

インテル® FPGA デバイスの汎用 I/O ピンの最大ナンバー (利用可能な最大パッケージの場合) です
†パッケージにより 実際のカウントはこれより少なくなる場合があります

I/O 標準サポート

インテル® FPGA デバイスがサポートする汎用 I/O インターフェイス規格です

最大 LVDS ペア

インテル® FPGA デバイスにコンフィギュレーション可能な LVDS ペアの最大ナンバーで 利用可能な最大パッケージの場合パッケージタイプ別の実際のRXおよびTX LVDSペア数については デバイスのドキュメントを参照してください

最大 ノンリターン・ツー・ゼロ (NRZ) トランシーバー

インテル® FPGA デバイスに搭載される NRZ トランシーバーの最大ナンバー (利用可能な最大パッケージの場合)
†パッケージにより 実際のカウントはこれより少なくなる場合があります

最大 ノンリターン・ツー・ゼロ (NRZ) データ・レート

NRZトランシーバーがサポートする最大NRZデータレート
†実際のデータレートは トランシーバーのスピード・グレードによって低くなる可能性があります

トランシーバー・プロトコル・ハード IP

高速シリアル・トランシーバをサポートするために インテルFPGAデバイスで利用可能なハード知的財産トランシーバ・プロトコルのハードIPは 同等のソフトIPと比較して消費電力とFPGAリソースを節約し シリアル・プロトコルの実装を簡素化することができます

パッケージオプション

インテルFPGAデバイスは お客様のシステム要件に合わせて 異なるパッケージサイズ 異なるIOおよびトランシーバー数で提供されています