Stratix® V 5SEEB FPGA

仕様

I/O 規格

パッケージの仕様

オーダーとコンプライアンス情報

オーダー & スペック情報

Stratix® V 5SEEB FPGA 5SEEBF45C2G

  • MM# 99A1J6
  • スペックコード SRJHJ
  • オーダーコード 5SEEBF45C2G
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 725303

Stratix® V 5SEEB FPGA 5SEEBF45C3G

  • MM# 99A1J8
  • スペックコード SRJHL
  • オーダーコード 5SEEBF45C3G
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 725389

Stratix® V 5SEEB FPGA 5SEEBF45C4G

  • MM# 99A1J9
  • スペックコード SRJHM
  • オーダーコード 5SEEBF45C4G
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 725202

Stratix® V 5SEEB FPGA 5SEEBF45I2G

  • MM# 99A1JA
  • スペックコード SRJHN
  • オーダーコード 5SEEBF45I2G
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 725107

Stratix® V 5SEEB FPGA 5SEEBF45I3G

  • MM# 99A1JD
  • スペックコード SRJHQ
  • オーダーコード 5SEEBF45I3G
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 725548

Stratix® V 5SEEB FPGA 5SEEBF45I4G

  • MM# 99A1JH
  • スペックコード SRJHS
  • オーダーコード 5SEEBF45I4G
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 725812

製造・販売終了

Stratix® V 5SEEB FPGA 5SEEBF45C4N

  • MM# 969142
  • スペックコード SR7P1
  • オーダーコード 5SEEBF45C4N
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 692605

Stratix® V 5SEEB FPGA 5SEEBF45I2L

  • MM# 969143
  • スペックコード SR7P2
  • オーダーコード 5SEEBF45I2L
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 701241

Stratix® V 5SEEB FPGA 5SEEBH40C3N

  • MM# 969145
  • スペックコード SR7P4
  • オーダーコード 5SEEBH40C3N
  • ステッピング A1
  • ECCN 3A991
  • CCATS NA
  • MDDS コンテンツ ID 691527

Stratix® V 5SEEB FPGA 5SEEBF45C2LN

  • MM# 969760
  • スペックコード SR866
  • オーダーコード 5SEEBF45C2LN
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 702711

Stratix® V 5SEEB FPGA 5SEEBF45I3NYY

  • MM# 969761
  • スペックコード SR867
  • オーダーコード 5SEEBF45I3NYY
  • ステッピング A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • MDDS コンテンツ ID 700715

Stratix® V 5SEEB FPGA 5SEEBH40I2L

  • MM# 970661
  • スペックコード SR8W8
  • オーダーコード 5SEEBH40I2L
  • ステッピング A1
  • ECCN 3A991
  • CCATS NA
  • MDDS コンテンツ ID 700103

Stratix® V 5SEEB FPGA 5SEEBH40I3L

  • MM# 970662
  • スペックコード SR8W9
  • オーダーコード 5SEEBH40I3L
  • ステッピング A1
  • ECCN 3A991
  • CCATS NA
  • MDDS コンテンツ ID 696258

トレード・コンプライアンス情報

  • ECCN 製品によって異なる
  • CCATS 製品によって異なる
  • US HTS 8542390001

製品仕様変更通知 (PCN) 情報

ドライバーおよびソフトウェア

最新ドライバーとソフトウェア

利用可能なダウンロード:
すべて

名前

発売日

製品が初めて導入された日。

リソグラフィー

リソグラフィーとは、集積回路の製造に使われる半導体技術のことです。プロセスの微細度を表す単位はナノメートル (nm) です。この値から、半導体に組込まれている機能サイズが分かります。

ロジックエレメント (LE)

ロジックエレメント (LE) は、インテル® FPGA アーキテクチャにおけるロジックの最小単位です。コンパクトな LE は、効率的なロジックの使用と高度な機能を提供します。

アダプティブ・ロジック・モジュール (ALM)

アダプティブ・ロジック・モジュール(ALM)は サポートされるインテルFPGAデバイスのロジック・ビルディング・ブロックで パフォーマンスと利用率の両方を最大化するように設計されています各ALMは いくつかの異なる動作モードを持ち 様々な異なる組み合わせやシーケンシャルな論理関数を実装することがでます

アダプティブ・ロジック・モジュール (ALM) レジスター

ALMレジスターは ALM内部に含まれるレジスター・ビット(フリップフロップ)で シーケンシャル・ロジックを実現するために使用されます

ファブリックおよび I/O 位相ロックループ (PLL)

ファブリックおよび IO PLL は インテル® FPGA ファブリックのクロック・ネットワークと デバイスの IO セルに関連するクロック・ネットワークの設計と実装を簡素化するために使用されます

最大エンベデッド・メモリー

インテル® FPGA デバイスのプログラマブル・ファブリックにあるすべてのエンベデッド・メモリー・ブロックの合計容量です

デジタル信号処理 (DSP) ブロック

デジタル信号プロセシング (DSP) ブロックは サポートされるインテル® FPGA デバイスの数学的ビルディング・ブロックで さまざまなデジタル信号プロセシング機能を実装するためのハイパフォーマンス乗算器とアキュムレータを含んでいます

デジタル信号処理 (DSP) フォーマット

インテル® FPGA デバイス・ファミリーによって、DSP ブロックはハード・フローティング・ポイント、ハード固定ポイント、乗算および累積、乗算のみなどの異なる形式をサポートします

ハード・メモリー・コントローラー

ハード・メモリー・コントローラーは インテルFPGAに接続されたハイパフォーマンス外部メモリー・システムを実現するために使用されますハード・メモリー・コントローラーは、同等のソフト・メモリー・コントローラーと比較して 消費電力とFPGAリソースを節約し より高いフリークエンシーでの動作をサポートします

外部メモリー・インターフェイス (EMIF)

インテル® FPGA デバイスがサポートする外部メモリー・インターフェイス・プロトコルです

最大ユーザーI/O数

インテル® FPGA デバイスの汎用 I/O ピンの最大ナンバー (利用可能な最大パッケージの場合) です
†パッケージにより 実際のカウントはこれより少なくなる場合があります

I/O 標準サポート

インテル® FPGA デバイスがサポートする汎用 I/O インターフェイス規格です

最大 LVDS ペア

インテル® FPGA デバイスにコンフィギュレーション可能な LVDS ペアの最大ナンバーで 利用可能な最大パッケージの場合パッケージタイプ別の実際のRXおよびTX LVDSペア数については デバイスのドキュメントを参照してください

パッケージオプション

インテルFPGAデバイスは お客様のシステム要件に合わせて 異なるパッケージサイズ 異なるIOおよびトランシーバー数で提供されています